现代电路理论学习精讲课件解析.ppt

  1. 1、本文档共73页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Dither 信号的作用:主要解决小信号输入时产生的误差。 将产生高频输出的“消音”现象。 给低电平信号附加上一宽带噪声,且其峰峰值略小于2个△。 相当于正弦波对宽带噪声的矩形调制,通过短期平均算法可以恢复相当于无失真的正弦波家噪声。 美国LINEAR公司:LTC2408 ??? ●内含24位分辨率的ADC与8个模拟输入通道的多路器; ??? ●具有单个时钟周期的建立时间,可简化多路转换器操作; ??? ●非线性误差为4PPM,无误码; ??? ●满量程误差为4PPM; ??? ●失调为0.5PPM; ??? ●0.3PPM噪音; ??? ●内带振荡器,不需任何外部时钟元件; ??? ●50Hz/60Hz的陷波器,最小衰减110dB; ??? ●参考输入电压范围为0.1~VCC; ??? ●活动的零点电平可将输入电压范围扩大到- 12.5%VREF~112.5%VREF); ??? ●采用2.7V~5.5V单电源工作 ??? ●具有低电源电流(20μA)和自动关闭模式。 2.5 高速度 ADC 全并行结构A/D转换器也称作直接A/D转换器或闪光(flash) A/D转换器,从概念上讲,它是最简单而且是速度最快的A/D转换器。 这种A/D转换器由于需要大量比较器,因而功耗、面积等硬件代价较大,输人电容也大。其分辨率受限于参考电压的精度和比较器的失调电压。对于CMOS工艺而言,还需要在小失调电压与高转换速度之间作折中考虑。因此,该结构一般多应用于6^-8位精度的场合。 2.5.1 全并行ADC 特点:同时进行各位比较,不必逐次比较,因此转换速度高,但转换位数不宜多。 AD公司:AD9048采用并行转换法 2.5.2 流水线(pipeline)ADC 原理框图:具有M极,每级生成N位代码,共产生M×N位转换结果。 不足:每一级都有失调误差和增益误差,这些误差必须校正,否则会沿流水线传播。 优点:与全并行结构相比,流水线A/D的硬件代价大大降低,易于采用数字校准技术,在高速低功耗和高精度方面具有很强的吸引力。 如图为每级1位的流水线ADC原理框图 余差 实现电路: 对CMOS电路来说,常采用同一个电路实现采样保持、D/A转换、减法及余差放大等功能。 采样周期:φ1 控制的开关导通,如图(b)所示,输入电压的采样值保存在C1和Cf上。 转换周期: φ2控制的开关导通,如图 ( c)所示。 流水线结构中,大部分是对模拟信号的存储和处理。这样,可以容易地采用CMOS和BiCMOS工艺实现,并易于采用简单的采样开关和高输入阻抗器件。 则输出电压 设C1=Cf 2.5.3 分量程ADC(两步转换法 ) 将并行与流水线型ADC结合。 放大2N/2倍的目的是使第二级的满度输入电压与第一级相同。 AD公司:AD7821采用分量程转换法 * T3---T5: 放大器处于放大阶段 T4---T5: 形成差值输出信号 2.4 高精度ADC 2.4.1 逐次逼近型ADC 逐次逼近(successive approximation)型A/D转换器采用了“二进制搜索”算法,将输入模拟电压与逐次逼近的基准电压进行比较,逐位产生数字代码,使数字输出所表示的模拟量逐次逼近输入信号。 逐次逼近型A/D转换器具有以下几个优点: 1、比较器的失调电压不影响整个转换器的线性度。 2、不需要显式减法器,这是在高精度应用中的一个非常重要的优点。 3、电路的复杂性和功耗一般低于其他结构。 工作过程 (1)取样过程:S1闭合, S7 接VI,S2—S6接1端 (2)保持过程:S1断开, S7 接VREF,S2—S6接2端 VA=-VI (3)重新分配过程:对各开关进行测试,决定Si接VREF或地。 电荷分配型ADC 控制规则: 若Si—VREF,输出高,开关保持 若Si—VREF,输出低,开关接地 a. 测试S2(接地或接VREF) S2接地 S2接VREF VA=-VI=-1.2V S2接VREF前,C2——C6上存储电荷 S2接VREF后,C2——C6上存储电荷 最后A点电压 根据控制规则,所以Si保持在VREF端。 各开关S1~S6a依次动作,A点电位VA满足以下公式: 其中,VA(0)为保持阶段,即S2—S6接地时的A点电位。 最后结果为10011,-0.0125V为A/D转化器的误差。 b. 测试S3 c. 测试S4 S3接VREF后,vA=0.3V 故S3重新接地。 S4接VREF后,vA=0.05V 故S4重新接地。 d. 测试S5: S5接VREF后,vA=-0.075V 故S5保持接VREF。 e. 测试

文档评论(0)

bbnm58850 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档