实验2 集电极开路门与三态输出门的应用 一、实验目的 1.熟悉TTL集电极开路(OC)和三态(3S)输出门的电路结构特性。 2. 掌握TTL集电极开路(OC)和三态(3S)输出门的逻辑功能及应用。 二、实验概述 1. 集成门输出结构及特性 推拉式输出电路。 集电极开路门(Open-Collector TTL Gate简称OC门 三态门(Tristate TTL Gate) 输出门 电路结构 输出特性 应用 普通的TTL门 推拉式输出电路 1:输出与电源开关管导通 0:输出与地开关管导通 输出非高即低 输出端不能并联 OC门 集电极开路门 (内部输出管集电极没接其他电路) 1:输出高阻,外接上拉电阻R L 0:输出与地开关管导通 输出并联为与;电平转换; 灵活设计 三态门 有控制两开关管都不导通电路 1:输出与电源开关管导通 0:输出与地开关管导通 高阻:都不导通 总线 2. OC门电路模块 输入全为 1 设 VA= VB= 3.6 V VB1升高,足以使 T2 、T5 导通,Vo = 0.3 V,Y = 0。 与非门的逻辑功能:全 1 出 0,有 0 出 1。 输入不全为 1 VY不确定 T2 、T5 截止, 设: VA= 0.3 V VB= 3.6 V,则 VB1 = 0.3 + 0.7 = 1 V 时: VB1 = 1 V, T2 、T
原创力文档

文档评论(0)