2.3算术逻辑运算部件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2.3算术逻辑运算部件

3.2.2 并行加法器与进位链结构 3)第3组进位逻辑式 组内: C9 = G9 + P9CⅡ C10 = G10 + P10G9 + P10P9CⅡ C11 = G11 + P11G10 + P11P10G9 +P11P10P9CⅡ 组间: C12 = G12 + P12G11 + P12P11G10 + P12P11P10G9 + P12P11P10P9CⅡ GⅢ PⅢ 所以 CⅢ = GⅢ + PⅢ CⅡ 3.2.2 并行加法器与进位链结构 4)第4组进位逻辑式 组内: C13 = G13 + P13CⅢ C14 = G14 + P14G13 + P14P13CⅢ C15 = G15 + P15G14 + P15P14G13 + P15P14P13CⅢ 组间: C16 = G16 + P16G15 + P16P15G14 + P16P15P14G13 + P16P15P14P13CⅢ GⅣ PⅣ 所以 CⅣ = GⅣ + PⅣCⅢ 3.2.2 并行加法器与进位链结构 5)各组间进位逻辑 CI = GI + PIC0 CⅡ = GⅡ + PⅡCI CⅢ = GⅢ + PⅢ CⅡ CⅣ = GⅣ + PⅣCⅢ = GⅡ + PⅡGI + PⅡPIC0 = GⅢ + PⅢ GⅡ + PⅢ PⅡGI + PⅢ PⅡPIC0 = GⅣ + PⅣ GⅢ + PⅣPⅢ GⅡ + PⅣ PⅢ PⅡGI + PⅣPⅢ PⅡPIC0 6)结构示意 A8. . . . A5 B8 . . . . B5 A4 . . . . A1 B4 . . . . B1 A12 . . . . A9 B12 . . . . B9 A16 . . . . A13 B16 . . . . B13 Co CⅣ A8. . . . A5 B8 . . . . B5 A4 . . . . A1 B4 . . . . B1 A12 . . . . A9 B12 . . . . B9 A16 . . . . A13 B16 . . . . B13 Co CⅣ ∑4 1 ~ ∑8 5 ~ ∑12 9 ~ ∑16 13 ~ 组间进位链 GⅣ PⅣ GⅢ PⅢ GⅡ PⅡ GI PI C3 ~ 1 C15 ~ 13 C11 ~ 9 C7 ~ 5 CⅢ CⅡ CI GⅣ PⅣ GⅢ PⅢ GⅡ PⅡ GI PI C3 ~ 1 CⅢ CⅡ CI C15 ~ 13 C11 ~ 9 C7 ~ 5 3.2.2 并行加法器与进位链结构 例. 已知操作数Ai、Bi,初始进位C0。试写出C6的 逻辑式。 串行进位:C6 = 并行进位:C6 = 分级同时进位:C6 = G6+P6C5 G6+P6G5+P6P5G4+…. +P6P5…P1C0 CI=GI+PIC0 G6+P6C5 G6+P6G5+P6P5C4 GI=G4+P4G3+P4P3G2+P4P3P2G1 PI=P4P3P2P1 Gi=AiBi Pi=Ai⊕Bi G6+P6(G5+P5C4) G6+P6G5+P6P5CI 3.2.3 ALU部件 加法器 选择器 选择器 控制信号 控制信号 操作数 操作数 输入组合 输入组合 选择器 选择器 操作数 操作数 ALU 3.2.3 ALU部件 以SN74181芯片(4位片ALU)为例 1. 组成 多功能算逻单元SN74181是每片四位ALU,即四位片。 (1)一位ALU逻辑 1位加法器(求和、进位) 1位选择器(1对 ) 1个公共控制门(4位共用) 3.2.3 ALU部件 M Ci-1 Ci

文档评论(0)

maritime5 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档