- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电 第2章3第五版)—康华光
* 绵呀谊瓢自祭乖溺渠琉淤攒止轻制弧瘪茫讥靳判补常缉里凰鸵货纬劫肤缸数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 2.3.1 Verilog语言的基本语法规则 2.3.2 变量的数据类型 2.3.3 Verilog程序的基本结构 2.3.4 逻辑功能的仿真与测试 2.3 硬件描述语言Verilog HDL基础 冀寂餐烈饰寂呸砒招画搭合曝韩体屋嘉株跳冰块细个精嗜枢颧峦表烟缚养数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 硬件描述语言HDL(Hardware Description Languag ) 类似于高级程序设计语言.它是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,复杂数字逻辑系统所完成的逻辑功能。HDL是高层次自动化设计的起点和基础. 2.3 硬件描述语言Verilog HDL基础 锑肠惕浮美屠雹晦拱禄博狈拔亡凑艇振庞呀吏愤泛江立谋攻矣臆娠钡熬憎数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 计算机对HDL的处理: 逻辑综合 是指从HDL描述的数字逻辑电路模型中导出电路基本元件列表以及元件之间的连接关系(常称为门级网表)的过程。类似对高级程序语言设计进行编译产生目标代码的过程.产生门级元件及其连接关系的数据库,根据这个数据库可以制作出集成电路或印刷电路板PCB。 逻辑仿真 是指用计算机仿真软件对数字逻辑电路的结构和行为进行预测.仿真器对HDL描述进行解释,以文本形式或时序波形图形式给出电路的输出。在仿真期间如发现设计中存在错误,就再要对HDL描述进行及时的修改。 冗勘苗绪沃称娱泽插盔洁钙遵誉翰音魏蔬透砰揪换绿万瞻痘札区痢纷翌手数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 2.3.1 Verilog语言的基本语法规则 为对数字电路进行描述(常称为建模),Verilog语言规定 了一套完整的语法结构。 1.间隔符: Verilog 的间隔符主要起分隔文本的作用,可以使文本错落有致,便于阅读与修改。 间隔符包括空格符(\b)、TAB 键(\t)、换行符(\n)及换页符。 2.注释符:注释只是为了改善程序的可读性,在编译时不起作用。 多行注释符(用于写多行注释): /* --- */; 单行注释符 :以//开始到行尾结束为注释文字。 坛绍捶惦港脾盔找叮勃白株叔稿铲砸输枪歇吾懊辰雷乓厕李握片跪帜扒透数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 为了表示数字逻辑电路的逻辑状态,Verilog语言规定了 4种基本的逻辑值。 0 1 x或X z或Z 逻辑0、逻辑假 逻辑1、逻辑真 不确定的值(未知状态) 高阻态 标识符:给对象(如模块名、电路的输入与输出端口、变量等)取名所用的字符串。以英文字母或下划线开始 如,clk、counter8、_net、bus_A 。 关键词:是Verilog语言本身规定的特殊字符串,用来定义语言的结构。例如,module、endmodule、input、output、wire、reg、and等都是关键词。关键词都是小写,关键词不能作为标识符使用 。 4.逻辑值集合 3.标识符和关键词 胎具结抬耗齿棉京封巳浓惟短冰的授娠锹阁访樟颇闽戎民缚途疼缓皿书贼数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 5.常量及其表示 实数型常量 十进制记数法 如: 0.1、2.0、5.67 科学记数法 如: 23_5.1e2、5E-4 23510.0、 0.0005 Verilog允许用参数定义语句定义一个标识符来代表一个常量,称为符号常量。定义的格式为: parameter 参数名1=常量表达式1,参数名2=常量表达式2,……;如 parameter BIT=1, BYTE=8, PI=3.14; 6.字符串:字符串是双撇号内的字符序列 常量 十进制数的形式的表示方法:表示有符号常量 例如:30、-2 带基数的形式的表示方法: 表示常量 格式为:+/-位宽’基数符号数值 整数型 例如:3’b101、5’o37、8’he3,8’b1001_0011 烫斑并医慕貌呐裙阉良妨铱袋产考贪吝盛欲奈尊猩延初识贝架堂青屁征缘数电 第2章3(第五版)—康华光数电 第2章3(第五版)—康华光 2.3.2 变量的数据类型 1线网类型:是指输出始终根据输入的变化而更新其值的变量,它一般指的是硬件电路中的各种物理连接. 例:wire L; //将上述电路的输出信号L声明为网络型变量 wire [7:0] data bus; //声明
您可能关注的文档
最近下载
- JJF(电子)30306-2010 示波器差分探头校准规范.pdf VIP
- 750t履带吊安装拆卸安装方案.docx VIP
- 2018版肺血栓栓塞症诊治与预防指南.pdf VIP
- 社保扣款银行协议书.docx VIP
- 2025年通城县第二批事业单位公开招聘16名工作人员笔试参考题库附答案解析.docx VIP
- 2025-2026学年统编版三年级道德与法治上册全册教案设计.pdf VIP
- 2025高考数学专项复习:圆锥曲线基础总结、二级结论、方法与技巧.pdf VIP
- 五年级第一次月考试卷.docx VIP
- 第九讲_语言测.ppt VIP
- 2025年新济南版七年级上册生物全册精编知识点(新教材专用).pdf
文档评论(0)