- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术基础复习内容基本概念逻辑代数基础 基本和常用逻辑运算 在逻辑代数中,基本逻辑运算有与、或、非三种,常用的逻辑运算是与非、或非、与或非和异或等。与运算L=A ? BL=A+B 或运算非运算 与非运算或非运算与或非运算异或运算公式和定理逻辑代数基础 特殊定理反演律——德?摩根定理公式12公式12′公式13还原律异或运算的公式异或运算常量和变量的异或运算逻辑函数的化简逻辑代数基础 卡诺图化简法 一般按以下三个步骤进行: 第一,画出函数的卡诺图。 第二,合并最小项——按合并最小项的规律,将2n个相邻为1的小方块圈起来,即画包围圈;合并最小项也可以将取值为0的最小项合并,得到的是非函数的表达式。 第三,将各个包围圈所得的乘积项相加,得到简化后的逻辑表达式。逻辑函数的化简逻辑代数基础 卡诺图化简法 注意事项: 画包围圈时,包围圈的尽可能大,即包围圈中的小方块尽可能多,得到的包围圈的数目就少,乘积项也就越少,得到的逻辑表达式就越简单。 同一个小方块可以被不同的包围圈重复包围,但新的包围圈中必须有未被其它包围圈包围过的小方块,否则,这个包围圈就是多余的。C辑函数的化简逻辑代数基础 利用卡诺图化简:B=0CD=1111:B=1C=01111:A=0CD=0111:AB=10C=1++单击变量取值画坐标线,删除画线单击卡诺图下方;单击包围圈显示乘积项C辑函数的化简逻辑代数基础 利用卡诺图化简L(A、B、C、D)=?m(3,4,5,7,9,13,14,15)大包围圈是多余++画完包围圈后,注意审视,是否存在多余项单出编号填充其值,单击包围圈显示乘积项C辑函数的化简逻辑代数基础 用卡诺图化简函数 L(A、B、C、D)=∑m(0,2,5,9,15)+ ∑d(6,7,8,10,12,13)1001?01???10?1?0C辑函数的化简逻辑代数基础 化简具有约束条件的逻辑函数 约束条件为:AB+CD=0100010?001??????或门类型与门非门ANSI/IEEE标准IEC标准L=ABL=A + B逻辑表达式AA真值表BBLLALAAAA1LA≥1LLLLLAB000000BBB0100110110010111111100门电路的逻辑符号门电路 注:ANSI--美国国家标准学会IEEE--美国电气和电子工程师协会 IEC --国际电工委员会异或门同或门与非门或非门类型ANSI/IEEE标准IEC标准L=A ? BL=A⊙B逻辑表达式AAA真值表ABBBBLLLLAAAAAAAA=1=≥1LLLLLLLLB001000000011BBBBBBB001100011011110000101101111101110110门电路的逻辑符号门电路 组合逻辑电路组合逻辑电路 在任何时刻,输出状态只取决于该时刻输入状态组合的逻辑电路称为组合逻辑电路,简称组合电路。 门电路是最基本的组合电路,是组合电路的基础单元,即,组合电路由门电路组成。 门电路可以实现逻辑代数中的基本逻辑关系,而门电路是组合逻辑电路的基本单元,即组合电路可实现逻辑函数的组合逻辑关系。分析方法组合逻辑电路 分析组合电路的目的,就是要找出输入与输出之间的逻辑关系,确定它的逻辑功能。 分析的步骤: 1、根据已知的逻辑图写出逻辑函数表达式。 逐级写出逻辑函数表达式,最后写出该电路输出和输入的逻辑表达式。 2、对写出的逻辑函数表达式进行化简。 一般用卡诺图进行化简。较简单的或变量多于4个的表达式可用公式法化简。 3、列出其真值表。 4、根据真值表和逻辑表达式对电路进行分析,确定功能。ABCLABCL分析方法组合逻辑电路 例3.4 分析电路的逻辑功能。解:A≥1LBC00001001001110110101110101111110 当A、B、C三个变量不一致时,电路输出为“1”,此电路为“不一致电路”。编码器组合逻辑电路 用二进制代码的各种组合来表示具有某种特定含义的输入信号的过程称为编码。具有编码功能的逻辑电路称为编码器。 编码器的功能:将某一特定信息转换成二进制代码。 编码器的特点:在某一时刻只有一个输入信号被转换为二进制代码。译码器组合逻辑电路 将具有特定含义的二进制码进行辨别,并转换成控制信号的过程叫译码,具有译码功能的逻辑电路称为译码器。二进制集成译码器 能将n个输入变量变换成2n个输出函数,且输出函数与输入变量的最小项具有对应关系的组合逻辑电路。 二进制译码器的特点: ①具有n个输入端、2n个输出端和一个(或多个)使能(Enable)输入端。 ②在使能输入端为有效电平时,对应每一组输入代码,仅有一个输出
您可能关注的文档
最近下载
- 第8课 我为班级作贡献(教学课件)2025二年级上册道德与法治.ppt
- 食堂管理服务方案.pdf
- 催化化学半导体催化.pdf VIP
- Q 320724 YKHX 04-2016_2甲4氯异辛酯原药.pdf VIP
- 2025陕西氢能产业发展有限公司所属单位招聘101名模拟试卷及参考答案详解一套.docx VIP
- 金风2.5MW风力发电机组的整机介绍基础知识讲解.ppt VIP
- 新苏教版四年级数学上册第1课时 观察物体(1)-课件.ppt VIP
- 电力线路跨越公路安评报告.docx VIP
- 宗氏抑郁自评量表.docx VIP
- 最新北师大版八年级数学上册期中考试重难点题型(含解析版).doc VIP
文档评论(0)