- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术与VHDL 第1章 概 述 1.1 电子设计自动化技术及其发展 1.2 电子设计自动化应用对象 1.2 电子设计自动化应用对象 1.3 硬件描述语言 1.3 硬件描述语言 1.3 硬件描述语言 1.3 硬件描述语言 1.3 硬件描述语言 1.4 EDA技术的优势 1.5 面向FPGA的EDA开发流程 1.5 面向FPGA的EDA开发流程 1.5 面向FPGA的EDA开发流程 1.6 专用集成电路设计流程 1.6 专用集成电路设计流程 1.6 专用集成电路设计流程 1.7 面向FPGA的EDA开发工具 1.7 面向FPGA的EDA开发工具 1.8 QuartusII概述 1.9 IP(Intellectual Property)核 1.10 EDA技术的发展趋势 习 题 * KX康芯科技 * KX康芯科技 现代电子设计技术的核心已日趋转向基于计算机的电子设计自动化技术,即EDA(Electronic Design Automation)技术。 EDA技术的发展分为三个阶段 20世纪70年代 20世纪80年代 20世纪90年代 KX康芯科技 1.1 EDA技术及其发展 在FPGA上实现DSP(数字信号处理)应用 EDA技术在进入21世纪后,得到了更大的发展 嵌入式处理器软核的成熟 自主知识产权 仿真和设计 电子技术领域全方位融入EDA技术 电子领域各学科的界限更加模糊、互为包容 更大规模的FPGA和CPLD器件的不断推出 用于ASIC设计的标准单元推出 软硬IP核在电子行业的产业领域广泛应用 SoC高效低成本设计技术的成熟 KX康芯科技 图1-1 EDA技术实现目标 KX康芯科技 KONXIN 门阵列ASIC 1. 超大规模可编程逻辑器件 2. 半定制或全定制ASIC 标准单元ASIC 全定制芯片 3. 混合ASIC KX康芯科技 1.3.1 硬件描述语言VHDL VHDL的英文全名是VHSIC(Very High Speed Integrated Circuit)Hardware Description Language,于1983年由美国国防部(DOD)发起创建,由IEEE(The institute of E1ectrical and E1ectronics Engineers)进一步发展,并在1987年作为“IEEE标准1076”发布。 现在公布的最新VHDL标准版本是IEEE 1076-2002 1.3.2 硬件描述语言的综合 图1-2 编译器和综合功能比较 KONXIN 1.3.2 硬件描述语言的综合 图1-3 VHDL综合器运行流程 KONXIN 1.3.3 自顶向下设计方法 在EDA技术应用中,自顶向下的设计方法,就是在整个设计流程中各设计环节逐步求精的过程。 应用VHDL进行自顶向下的设计,就是使用VHDL模型在所有综合级别上对硬件设计进行说明、建模和仿真测试。 1.3.4 EDA技术设计流程 图1-4 自顶向下的设计流程 KONXIN 1.可以大大降低设计成本,缩短设计周期。 2.库都是EDA公司与半导体生产厂商合作、共同开发。 3.极大地简化设计文档的管理。 4.极大地提高了大规模系统电子设计的自动化程度。 5.设计者拥有完全的自主权,再无受制于人之虞 6.良好的可移植与可测试性,为系统开发提供可靠的保证。 7.能将所有设计环节纳入统一的自顶向下的设计方案中。 8.在系统板设计结束后仍可利用计算机对硬件系统进行完整的测试。 1.5.1 设计输入 图1-5 FPGA的EDA开发流程 KONXIN 1.5.1 设计输入 1. 图形输入 原理图输入 状态图输入 波形图输入 2. 硬件描述语言文本输入 1.5.2 HDL综合 1.5.3 布线布局(适配) 1.5.4 仿真 时序仿真 功能仿真 1.5.5 下载和硬件测试 图1-6 ASIC分类 1.6.1 专用集成电路ASIC设计方法 图1-7 ASIC实现方法 1.6.2 一般设计的流程 图1-8 ASIC设计流程 KONXIN 1.7.1 设计输入编辑器 1.7.2 HDL综合器 FPGA/CPLD设计的HDL综合器有如下三种: l???????? Synopsys公司的FPGA Compiler II、DC-FPGA综合器。 l???????? Synplicity公司的Synplify Pro综合器。 l???????? Mentor子公司Exempla
文档评论(0)