第7周数字电路与逻辑设计课件大课.pptVIP

  • 36
  • 0
  • 约3.02千字
  • 约 32页
  • 2017-01-01 发布于重庆
  • 举报
74LS138译码器 由74LS138的功能表可以看出 (1)使能输入端E1=E2=0,且E3=1时,译码器能正常完成译码功能。 (2)当使能端其中一个无效时,输出端被封锁,全部为无效输出(高电平1输出)。 (3)当A2A1A0=000时,即取最小项m0时,对应的Y0为有效低电平0输出,其他输出端为高电平(无效)输出。 所以每个输出端Y7~Y0实际上为二进制输入端A2A1A0的对应的最小项的非。 采用74LS138构成组合逻辑电路连接图 A2 A1 A0 E3 E2 E1 * * 广州大学华软软件学院电子系 复习 基本加法器 并行二进制加法器 异步进位与超前进位加法器 比较器 主要内容及要求 1、熟练掌握译码器工作原理 2、熟练掌握译码器电路的分析与设计 译码器 译码器是一个数字电路,用以检测其输入端位的指定组合(代码)是否存在,由指定的输出电平来表示这个指定代码的存在。 译码器能将二进制码翻译成代表某一特定含义的信号。(即电路的某种状态)电地暖 译码器 基本二进制译码器 假设二进制数1001出现在一个数字电路中,需要对它进行确认。当译码器电路的输出为1时,表示数字1001出现在电路中。 译码器 基本二进制译码器 例6.8 对二进制数1011的译码。 三位译码器--74LS138译码器 74LS138为三个输入,8个输出的译码器 引脚图 逻辑图 三位译码器: 为了对所有的3位二进制组合进行译码,需要8个译码门(23=8)。这种译码器通常称之为3线-8线译码器。 74LS138译码器 74LS138译码器的功能表 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H × × H H H H H H H H × × × × H × A2 E3 输 出 二进制输入端 A1 A0 使能端 译码器 4位译码器 为了对所有的4位二进制组合进行译码,需要16个译码门(24=16)。这种译码器通常称之为4线-16线译码器,因为有4个输入和16个输出,或者称为16选1译码器。 译码器 4位译码器 二进制/十进制 4位译码器 m0 Y0 74HC154 16选1译码器 74HC154是一个典型的16选1译码器,4个输入,16个输出。使能输入由 CS1 和 CS2 输入实现。当 CS1 = CS2 = 0时,使能有效,译码器的16个输出与4个输入端发生联系。 引脚图 逻辑符号 74HC154 16选1译码器 例6-9 用两片74HC154芯片实现5线输入-32线输出的 译码功能。 高位片 低位片 译码器的应用举例 当计算机需要和一台特定的设备通信时,它发出相应的地址码,相应设备的端口地址被译码器译码,然后译码器输出所需的电平,使相应设备的端口开通。 二进制译码器的应用举例 控制器和处理器 I/O端口地址 I/O请求 端口地址译码器 这些数据线没有使用或链接其他的I/O端口 数据总线 输入/输出端口 打印机I/O 键盘 I/O 监视器 I/O 其他I/O 外界磁盘 I/O 扫描仪 I/O 译码器 BCD – 十进制译码器把每一个BCD代码 (8421码)转换成10个十进制数中的一个数所表示的输出。 通常被称为4线 – 10线译码器或10选1译码器。 BCD — 十进制译码器 BCD — 十进制译码器 译码函数 Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 有效 输出端 0 0 0 1 8 1 0 0 1 9 1 1 1 0 7 0 1 1 0 6 1 0 1 0 5 0 0 1 0 4 1 1 0 0 3 0 1 0 0 2 1 0 0 0 1 0 0 0 0 0 A0 A1 A2 A3 BCD码 十进制数 译码器 例6.10 74HC42是一片集成电路BCD – 十进制译码芯片。它的逻辑符号如图所示,根据它的输入波形,给出它的输出波形。 译码器 例6.10 解: 输入输出波形如图所示: BCD输入 十进制输出 BCD-七段显示译码器

文档评论(0)

1亿VIP精品文档

相关文档