verilogEDA数字秒表设计quartus解剖.docVIP

  • 13
  • 0
  • 约6.2千字
  • 约 11页
  • 2016-12-27 发布于湖北
  • 举报
课 程 考 查 报 告 课程名称 EDA技术 题目名称 数字电子钟 学生学院 信息工程学院 专业班级 通信工程09(1)班 学 号 310900xx 学生姓名 陈 XX 任课教师 李学易 2013 年 12月 27日 电子钟 设计目的: 根据实验板的资源和利用Quartus II软件编译、仿真可以实现电子钟的数字系统设计。 设计内容: 数字电子钟的功能: 时钟显示功能(显示时、分、秒) 时钟调整功能 (小时、分钟的校准) 闹钟设置功能 设计方案: 根据程序设计需要,信号的定义如下: Clk:标准时钟信号,频率为4Hz Clk_1k:产生闹铃声、报时声的时钟信号,频率为1024Hz Mode:功能控制信号,为0:计时功能;1:闹钟功能;2:手动校时功能 Turn:接按键,在手动校时功能时,选择的是校准小时,还是分钟; 若长时间按该键,可使秒信号清零 Change:接按键,在手动校时时,每按一次,计数器加一 若长按,则连续快速加一

文档评论(0)

1亿VIP精品文档

相关文档