- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
三八译码器的设计与实现
实验内容
用FPGA设计一个3-8译码器,采用基本门结构化描述
实验原理
3-8译码器的真值表如下所示:
根据这个真值表,我们画出卡诺图,化简之后就得到每个输出对应的组合逻辑,即得到如下的电路图
根据这个电路图我们就可以写出3-8译码器的门电路的实现。
实验过程
从上面的电路图我们可以看出需要若干个四输入与非门和三输入的非与门。
四输入与非门源程序如下:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity and4not is
Port ( in1 : in STD_LOGIC;
in2 : in STD_LOGIC;
in3 : in STD_LOGIC;
in4 : in STD_LOGIC;
out1 : out STD_LOGIC);
end and4not;
architecture Behavioral of and4not is
signal temp1: STD_LOGIC;
signal temp2: STD_LOGIC;
signal temp3: STD_LOGIC;
begin
temp1 = in1 and in2;
temp2 = in3 and in4;
temp3 = temp1 and temp2;
out1 = not temp3;
end Behavioral;
三输入的非与门源程序如下:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity and3not is
Port ( in1 : in STD_LOGIC;
in2 : in STD_LOGIC;
in3 : in STD_LOGIC;
out1 : out STD_LOGIC);
end and3not;
architecture Behavioral of and3not is
signal temp1: STD_LOGIC;
begin
temp1 = in1 and (not in2);
out1 = temp1 and (not in3);
end Behavioral;
再在顶层模块里把这些器件按原理图连接起来就行了.
源程序如下:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity decoder is
Port ( A : in STD_LOGIC;
B : in STD_LOGIC;
C : in STD_LOGIC;
S1 : in STD_LOGIC;
S2 : in STD_LOGIC;
S3 : in STD_LOGIC;
Y0 : out STD_LOGIC;
Y1 : out STD_LOGIC;
Y2 : out STD_LOGIC;
Y3 : out STD_LOGIC;
Y4 : out STD_LOGIC;
Y5 : out STD_LOGIC;
Y6 : out STD_LOGIC;
Y7 : out STD_LOGIC);
end decoder;
architecture Behavioral of decoder is
COMPONENT and4not
Port ( in1 : in STD_LOGIC;
in2 : in STD_LOGIC;
in3 : in STD_LOGIC;
in4 : in STD_LOGIC;
out1 : out STD_LOGIC);
end COMPONENT;
COMPONENT and3not
Port ( in1 : in STD_LOGIC;
in2 : in STD_LOGIC;
in3 : in STD_LOGIC;
out1 : out STD_LOGIC);
end COMPONENT;
signal
原创力文档


文档评论(0)