- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[项目一1位全加器
田瑞利 qq:512589021rltian9@126.com 公共邮箱:EDA201366@126.com 密码:201366 教材; EDA技术与实践,清华大学出版社,2011.12 参考书:王芳,LD/FPGA技术应用,电子工业出版社,2011.11 2.罗力凡等,基于FPGA开发快速入门.技巧.实例,人民邮电出版社,2009.5 一、项目描述 全加器是常用的组合逻辑电路,是数字电路中用来实现二进制运算的基本电路。 一位全加器是最简单的全加器,可用作实现多位全加器的单元电路。 本项目就是采用数字电路中利用基本门设计组合逻辑电路的方法,在PLD平台上设计一个全加器电路。 一、项目描述 二、项目资讯 EDA技术概述 FPGA与CPLD MAX II器件介绍 PLD开发软件Quartus II 可编程逻辑器件的设计应用流程 (使用专题课件一、二、三教授相应内容) 二、项目资讯 三、项目分析 三、项目分析 三、项目分析 四、项目实施 微机一台(Windows XP系统、安装好Quartus Ⅱ5.0等相关软件) EDA学习开发板一块 USB电源线一条 ISP下载线一条。 四、项目实施——1. Quartus Ⅱ原理图设计 四、项目实施——1. Quartus Ⅱ原理图设计 四、项目实施——1. Quartus Ⅱ原理图设计 四、项目实施——1. Quartus Ⅱ原理图设计 四、项目实施——2. 项目编译 四、项目实施——2. 项目编译 四、项目实施——2. 项目编译 四、项目实施——3. 波形仿真 四、项目实施——3. 波形仿真 四、项目实施——3. 波形仿真 四、项目实施——3. 波形仿真 四、项目实施——3. 波形仿真 四、项目实施——4. 器件编程 四、项目实施——4. 器件编程 四、项目实施 电路调试: 拨动拨码开关SWD1~SWD3,观察D1~D2的亮灭情况是否符合设计要求。 故障分析及排除: 在确认学习开发板无故障的前提下: 1.无论怎样拨动拨码开关,D1、D2始终不亮。出现这种情况,很可能是管脚没有分配好,或者分配了管脚,但是没有重新编译,这是大多数同学容易犯得毛病。 2.拨动拨码开关,但是D1、D2的亮灭不符合全加器真值表。出现这种情况,首先应检查电路设计是否有误。是否门电路调用错误。 五、项目评价与总结提高 五、项目评价与总结提高 全加器属于组合逻辑,在进行原理图设计时,可以采用真值表-卡诺图-最简表达式的步骤来进行设计。 Quartus II原理图设计的主要步骤包括:新建工程、建立编辑原理图设计文件、编译、仿真及器件编程等。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 《EDA技术应用》项目课件 项目一 1位全加器的原理图输入设计 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 1. 项目任务 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 2. 项目目标 学生的沟通能力及团队协作精神 良好的职业道德 质量、成本、安全、环保意识 设计的规范性 职业素养 三 会利用基本门电路设计组合逻辑电路 能使用Quartus II软件进行原理图输入设计 能使用Quartus II软件的对设计电路进行功能仿真 使用Quartus II软件下载设计文件到学习开发板 会调试学习开发板 技能 二 了解PLD的发展概况 了解PLD的结构及特点 了解MAX II系列CPLD的结构和特点 掌握学习开发板的结构组成 掌握EDA的设计流程 知识 一 目 标 类别 序号 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 五项内容 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd
文档评论(0)