网站大量收购独家精品文档,联系QQ:2885784924

数字电路基础实验解析.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路基础实验解析

要点:必须正确使用方波发生器。 难点:利用示波器观察到正确的微积分波形。 复习与重点 二、实验设备 万用表 示波器 方波发生器 RC电路板 正逻辑与负逻辑 下图所示为三个周期相同(T=20ms),但幅度、脉冲宽度及占空比各不相同的数字信号。 三、实验内容及步骤 实验操作 按图接好线输入端接入方波信号,记录此时的幅度和周期。用示波器观察对应此波形下输出波形的幅度与周期。用万用表测量可便电阻的阻值。计算RC电路的时间常数列表记录各物理量及波形关系。(积分自己完成) 观察波形填表 ?? 实验小结 1.数字信号在时间上和数值上均是离散的。 2.数字电路中用高电平和低电平分别来表示逻辑1和逻辑0,它和二进制数中的0和1正好对应。因此,数字系统中常用二进制数来表示数据。 3.常用BCD码有8421码、242l码、542l码、余3码等,其中842l码使用最广泛。 4.在数字电路中,半导体二极管、三极管一般都工作在开关状态,即工作于导通(饱和)和截止两个对立的状态,来表示逻辑1和逻辑0。影响它们开关特性的主要因素是管子内部电荷存储和消散的时间。 5.逻辑运算中的三种基本运算是与、或、非运算。 6.描述逻辑关系的函数称为逻辑函。逻辑函数中的变量和函数值都只能取0或1两个值。 7.常用的逻辑函数表示方法有真值表、函数表达式 、逻辑图等,它们之间可以任意地相互转换。 实验2 集成逻辑门电路 一、实验目的 1.熟悉集成集成逻辑门电路逻辑的功能及应用。 2.掌握集成电路的应用及测试方法。 二、实验设备 1、逻辑教学仪 2、集成电路74LS00,74LS86,74S64 三、实验内容及步骤 1、74LS20引脚图 连线原理图 多余输入端的处理 与非门多余输入端的处理 或非门多余输入端的处理 表二 2、74S64引脚图 测试电路逻辑功能 四、实验报告 1.画出实验电路,作出实测功能表。 2.整理数据,写出实验报告。 3。预习组合电路实验。 实验3 组合电路实验 一、实验目的 1.熟悉集成集成电路分析方法。 2.验证半加器和全加器的逻辑功能。 二、实验设备 1、逻辑教学仪 2、集成电路74LS00,74LS86,74S64 三、实验内容及步骤 1、74LS00引脚图 2、完成半加器测试填表 加法器 加法器的基本概念及工作原理 加法器——实现两个二进制数的加法运算 1.半加器——只能进行本位加数、被加数的加法运算而不考虑低位进位。 列出半加器的真值表: 如果想用与非门组成半加器,则将上式用代数法变换成与非形式: 由此画出用与非门组成的半加器。 2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。 由真值表直接写出逻辑表达式,再经代数法化简和转换得: 根据逻辑表达式画出全加器的逻辑电路图: 实验小结 1.常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、数值比较器、加法器等。 2.上述组合逻辑器件除了具有其基本功能外,还可用来设计组合逻辑电路。应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少 3.用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输入、多输出的逻辑函数。 表3-1 3、完成全加器测试填表 74LS86引脚图 74S64引脚图 第五章 触发器 5.1 基本触发器 一、基本RS触发器 1.用与非门组成的基本RS触发器 (1)电路结构:由门电路组成的,它与组合逻辑电路的根本区别在于,电路中有反馈线,即门电路的输入、输出端交叉耦合。 (2)逻辑功能 触发器有两个互补的输出端, 2.用或非门组成的基本RS触发器 这种触发器的触发信号是高电平有效,因此在逻辑符号的输入端处没有小圆圈。 二、 同步RS触发器 给触发器加一个时钟控制端CP,只有在CP端上出现时钟脉冲时,触发器的状态才能变化。这种触发器称为同步触发器。 1.同步RS触发器的电路结构 2.逻辑功能 当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。 当CP=1时,G3、G4打开,其输出状态由R、S端的输入信号决定 5.4 集成触发器 一、集成触发器举例 1.TTL主从JK触发器74LS72 2.高速

文档评论(0)

441113422 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档