10年度09级MAX+PLUSII软件使用讲课内容..docVIP

10年度09级MAX+PLUSII软件使用讲课内容..doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
10年度09级MAXPLUSII软件使用讲课内容.

MAX+PLUS II讲课内容 简介: Max+plusⅡ是Altera公司提供的FPGA/CPLD(现场可编程门阵列复杂可编程逻辑器件Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA(电子设计自动化Electronic Design Automation)软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。设计电路—波形仿真—编程下载。(QUARTUS Ⅱ) 安装MAX+PLUS II 安装注册文件(选主菜单Options/License Setup) 设计电路 建立新文件(*.gdf) 选File/New,再选Graphic Editor file选择图形输入,选扩展名 .gdf 选File/Save(AS),输入文件名,然后OK保存该文件 建立新项目 选File/project-Name输入与建立的文件名相同的项目名,扩展名.acf。;或者在编译图形文件之前,在该图形文件状态的主菜单中点击“File-Project-Set Project to Crrent File”切换项目到新的文件下,此时如果还没有项目文件,就在弹出的对话框中输入一个文件名。建立多个文件时,在编译每一个文件前必须要这样做。 按OK保存文件 输入电路原理图 在MAX+PLUS Ⅱ软件平台中,有丰富的基本符号和已建立好的宏库,用户可以在电路设计时直接调用它们。在c:\max2work\maxlib\子目录中,共有四个目录存在符号库,即子目录下是一个库,有prim、mf、mega_lpm、edif。 库 名 说 明 Prim库 包括基本的逻辑单元电路和符号,基本类库 Mf库 宏功能库,包括74系列逻辑宏功能符号,小规模电路如74161、74151、74194等 Mega_lpm库 参数化模块库,规模很大的模块,因此称为兆功能模块,库中的模块都由AHDL(A:ALTERA)语言编写,包括参数化模块(如CSDPRAM、CSFIFO、PARALLEL_ADD 、LPM_RAM_DQ等等) Edif库 (Electronic Data Interchange Format) 电子数据交换格式功能仿真模式(functional simulation mode)和时序仿真模式(timing simulation mode)Functional?SNF?Extractor”或“Timing?SNF?Extractor”即可。 如果窗口上打开多个图形文件,需要编译某个时,先将该图形文件找到(顶层显示),然后,设置Project到该图形文件,选菜单File,然后选Set Project to Current File,再编译。 功能仿真包含内容Functional?SNF?Extractor: Compiler Netlist Extractor:编译器网表提取器 DataBase Builder: 数据库建库器 Functional SNf Extractor: 功能网表文件提取功能模拟器网表文件生成器?SNF?Extractor: Compiler Netlist Extractor:编译器网表提取器 DataBase Builder: 数据库建库器 Logic Synthesizer: 逻辑综合器 Partitioner: 分配器、划分器?SNF?Extractor: 时间网表文件提取s second: 秒 ms millisecond: 毫秒 μs microsecond: 一百万分之一ns nanosecond: 十亿分之一秒 其他 功能仿真电路设计完成后,下拉MAXPLUSSII的菜单选中Compiler,打开编译器之后,菜单条中会出现Processing的菜单项,下拉该菜单,在Functional?SNF?Extractor(功能网表文件提取)旁边打上一个小勾√,即选中功能仿真。在此情况下,编译器只进行Netlist?Extractor(网表提取)、Database?Builder(数据库建库程序)及Functional?Extractor(功能网表文件提取功能模拟器网表文件生成器)这三部分功能。功能仿真生成的SNF文件中不包含定时信息,它仅仅是功能上或理论上的行为。相应数据库文件中包含有来自初始设计文件的全部节点,即设计时的电路原理关系没有发生变化。 功能仿真为设计人员检验设计原理提供了一个良好的途径,但它并不能验证器件配置后的时序关系,要真正做到这

文档评论(0)

dashewan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档