- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六BSP串口操作.
实验六 BSP串口操作
1.实验目的
所有的TMS320C54X都提供了串口,大多数都支持缓冲串口。BSP串行接口能与串行设备,如编/译码器,串行A/D和D/A转换器等直接通信。BSP支持8,10,12或16-bit数据单元的发送,同时允许程控串口通讯的时钟频率。
从‘VC5402开始,TMS32054xx提供了统一的多通道缓冲串口-McBSP。McBSP串口是基于TMS320C2X、C20X、C5X、C54X的标准串口上扩展的,McBSP提供:
? 全速双工通信
? 双缓存发送和三缓存接收数据寄存器,以支持连续传送
? 收和发使用独立的帧和时钟
? 直接与多媒体数字信号编解码器的工业标准接口,以及有模拟接口和与串行ADC/DAC的接口
? 外部变速时钟发生器,内部可编程时钟发生器
此外,McBSP还有下列功能:
????? 直接与下列格式接口
_ T1/E1 framers
_ MVIP switching compatible and ST-BUS compliant devices including:
_ MVIP framers
_ H.100 framers
_ SCSA framers
_ IOM-2 compliant devices
_ AC97 compliant devices
_ IIS compliant devices
_ SPI_ devices
???? 多通道收发,通道数达128
???? 字宽可选: 8, 12, 16, 20, 24, and 32 bits
???? U-Law and A-Law 压缩与扩展
???? 8位传输时可选先传: LSB or MSB
???? 帧信号与时钟信号极性可编程
本实验的主要目的是学习C54xx的McBSP串口的控制和使用,并利用‘VC5402的McBSP1串口实现数据的收发。
2.实验要求
本实验重点研究McBSP串口的操作,包括串口的初始化和发、送中断服务程序的编写。在DES5402PP实验板上提供了McBSP1的接口(J6),其引脚的具体定义为:
① ③ ⑤ ⑦ ⑨
BCLK1 FSR1 TDR1 TDX1 3.3V GND GND GND GND GND ② ④ ⑥ ⑧ ⑩
其中,‘VC5402虽然提供了独立的收发时钟BCLKR和BLCKX,独立的帧同步FSR和FSX信号,而在DES5402PP板上,我们将两个时钟和两个帧同步分别接到一起,即J6的1脚BCLK1和J6的3脚FSR1。
若使用两块DES5402PP板完成收发,连接示意图如下。按下图连接后,收发两端在初始化串口时应注意区别。其中,串口的时钟BCLK和帧同步FSR只能由一端提供,例如,在初始化时发端串口的BCLK和FSR为输出信号,也就是说由发端提供串口通讯用的时钟和帧同步,而收端的BCLK和FSR配置为输入信号,即由外部提供时钟和帧同步。
在本实验中,为了方便,我们使用短路子将J6的5脚和6脚短路,将数据发送端与数据接收端相连,所以我们在实验中先从串口发送一个正弦信号(该正弦数据由‘VC5402的ROM提供),然后在从串口接收该正弦信号,并使用CCS的图形工具观察结果。
DES5402PP(J6)发端 DES5402PP(J6)收端
图5-1 DES的串口连接示意图
3.实验原理
McBSP概述
McBSP与外设进行数据传输是通过(DX)脚来发送,(RX)脚来接收,通信的时钟与帧信号是由CLKX, CLKR, FSX, and FSR脚来控制。DSP的CPU或DMA从数据接收寄存器(DRR[1,2])读取接收数据,发送时向数据发送寄存器(DXR[1,2])写数据。数据写入(DXR[1,2])后通过传输移位寄存器(XSR[1,2]) 移位输出到DX上,同样,从DR上接收的数据移位存储到接收移位寄存器(RSR[1,2]) 并拷贝到接收缓存寄存器(RBR[1,2]) ,然后,再由(RBR[1,2])拷贝到DRR[1,2],DRR[1,2]就可以由CPU或DMA来读出。多级寄存器允许在通信时内部和外部数据同时传输。C54XX对McBSP的控制由16位的控制寄存器实现。
(2) McBSP控制寄存器
在图5-2中给出了McBSP串口的所有控制寄存器。本实验使用‘VC5402的McBSP1串口,所以下面的说明都将以McBS
文档评论(0)