- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
便攜式电能质量分析仪方案
基于DSP+ARM的便携式电能质量分析仪设计
摘要:介绍了基于高性能DSP芯片ADSP21161和S3C2410 ARM芯片实现的电能质量分析仪的设计方法。以DSP芯片为核心实现数据采集及处理,以S3C2410芯片为核心实现数据管理、人机界面及系统控制,同时采用WinCE嵌入式操作系统作为系统软件平台。该方案提高了系统的智能化及可靠性,降低了系统功耗并有利于系统扩展。测试结果表明该分析仪的各项指标均满足IEC电能质量测试标准
引言??? 随着国家工业规模的扩大和科学技术的发展,电网负荷结构发生了很大的变化,一方面,非线性、冲击性和不平衡负荷的大量增长使得电能质量恶化;另一方面,随着信息技术的发展。越来越多的敏感负载对电能质量的要求也越来越高。这就要求电能质量检测分析设备具有实时检测、快速分析、实时显示的能力。采用高性能数字信号处理器(DSP)和嵌入式计算机系统(ARM)双处理器架构设计电能质量分析仪能满足上述要求。DSP系统实现电压、电流信号的实时采集处理,通过加窗傅里叶变换和小波算法得到电能质量参数;ARM嵌入式平台运行WinCE操作系统完成人机交互、数据存储、实时显示等功能。该系统为仪器的可扩展性和智能化建立了良好的软硬件平台。
硬件系统设计??? 便携电能质量分析仪硬件系统设计应以功能实现和便携式设计为基础,并兼顾系统的可扩展性。1.1 硬件系统总体设计??? 该硬件系统包括信号调理、数据采集与处理、ARM嵌入式平台、协控制器和电源系统5个模块,系统框架如图1所示。电网电压电流信号经调理电路预处理;采用高速ADC数字化后由DSP处理器系统实现缓存及快速、准确的分析计算;采集到的波形数据和分析计算结果通过FIFO传递到ARM嵌入式平台;采用LCD实现波形和分析结果显示;采用SD卡或USB存储设备来存储大量的数据以便回放或进一步深入分析;利用键盘或触摸屏实现人机交互功能;设置RS 232、USB和网络接口,便于实现电能质量分析仪的系统化和网络化扩展。
系统中采用CPLD芯片设计了协控制器。它的作用主要是产生A/D转换器所需要的采样时钟、完成采样通道的时序控制、综合FIFO读时钟逻辑、网卡地址控制逻辑和DSP启动模式的设置。系统硬件电路配有多种电源,通过对系统各模块电源进行控制,以及使DSP按测量需求工作在节电模式等措施实现了系统低功耗设计。系统采用电池供电,满足便携式仪器要求
.2 数据采集和处理模块??? 电能质量分析仪需要有较高的测量准确度,并且电网电压电流信号除了50 Hz工频分量以外,还包含电压瞬变、短时电压骤升骤降等因素引起的高频分量;按照一般电网测试要求,需要检测8路信号(4路电压和4路电流);这里需要高速、高分辨率、多通道、低功耗的ADC芯片。? TI公司出品的AD7655是一款低成本、4通道、1 MSPS采样率、16位ADC芯片。该芯片典型功耗为120 mW,采样率为10 KSPS时只有2.6 mW,满足系统低功耗要求;芯片内有两个低噪声、宽频带的采样保持器和相应的模拟开关,允许两个通道同时采样。选用两片AD7655可满足系统设计需要。??? 数字信号处理器选用ADI公司的ADSP-21161N32位浮点DSP芯片。该芯片采用超级哈佛结构,拥有多条内部总线、高速运算单元、大容量存储器、灵活多样的外部接口。它的内核工作频率可达100 MHz,外部总线工作频率可达50 MHz,运算处理速度可高达600 MIPS,以较低的工作频率实现了较高的处理能力,同时降低了功耗。而ADI公司提供的根据处理器量身制作的IDE环境极大的方便了DSP软件开发,最大程度上发挥了处理器的性能。??? 两片AD7655与DSP通过“三线”SPI接口连接,DSP对数据进行缓存并进行一系列运算,将计算结果通过LINK PORTS接口发送给FIFO实现数据传输功能。ADC的采样时钟、每个ADC中的通道切换和双ADC调度等控制逻辑由协控制器实现。1. 3 协控制器??? 协控制器逻辑电路框图如图2所示。图2中,采样时钟发生器为A/D转换器提供采样时钟;ADC通道轮换控制电路协调8个通道的数据转换次序,协助DSP准确地读取各相电压电流信号;DSP启动模式控制电路协助DSP上电初始化程序从FLASH自启动;FIFO读时钟逻辑电路由ARM嵌入式平台控制,产生读时钟,完成DSP与ARM系统的数据传输;网卡地址控制逻辑为CS8900网卡提供读写逻辑
.4 ARM嵌入式平台??? ARM嵌入式平台硬件配置如图1所示。选用三星公司S3C2410芯片,外扩64 MB SDRAM和64 MBFLASH。该嵌入式平台有众多外设接口:SPI接口用于和DSP命令传输;LCD接口用于TFT液晶屏的驱动;USB接口适用于多种即插
您可能关注的文档
最近下载
- 小学英语自然拼读法基本规则.doc VIP
- 肿瘤内科护理常规.pdf VIP
- 消防设施通用规范GB 55036-2022与《消防给水及消火栓系统技术规范》GB 50974-2014失效条款对比分析.pdf VIP
- 《预防导尿管相关尿路感染(CAUTI)指南2025》解读(2).docx VIP
- 船员起居舱室.pdf VIP
- 慢性肾脏病PPT【71页】_20212085.pptx VIP
- 《闻鸡起舞》儿童绘本成语故事演讲ppt课件(图文).pptx VIP
- 6.13 中国华能集团公司电力安全生产奖惩办法 .pdf VIP
- 山西汾酒-市场前景及投资研究报告-汾酒复兴进阶.pdf VIP
- 中建一局集团公司总承包公司质量管理手册(2013版)(OCR).pdf VIP
原创力文档


文档评论(0)