清华大学冯博琴微机原理第5篇存储器系统(final).ppt

清华大学冯博琴微机原理第5篇存储器系统(final).ppt

第一节 概述 内存储器结构与工作过程示意图 地址译码电路 双译码可简化芯片设计 主要采用的译码结构 第二节 读写存储器RAM 第三节 只读存储器ROM 第四节 存储器芯片扩展及其与CPU的连接 位扩充 地址扩充(字扩充) 3、 存储芯片片选端的译码 存储系统常需利用多个存储芯片扩充容量也就是扩充了存储器地址范围 进行“地址扩充”,需要利用存储芯片的片选端对多个存储芯片(组)进行寻址 这个寻址方法,主要通过将存储芯片的片选端与系统的高位地址线相关联来实现 这种扩充简称为“地址扩充”或“字扩充” (1) 片选端常有效 (2) 译码和译码器 译码:将某个特定的“编码输入” 翻译为唯一“有效输出的过程 译码电路可以使用门电路组合逻辑 译码电路更多的是采用集成译码器 常用的2:4译码器:74LS139 常用的3:8译码器:74LS138 常用的4:16译码器:74LS154 门电路译码 译码器74LS138 74LS138连接示例 74LS138功能表 全译码 所有的系统地址线均参与对存储单元的译码寻址 包括低位地址线对芯片内各存储单元的译码寻址(片内译码),高位地址线对存储芯片的译码寻址(片选译码) 采用全译码,每个存储单元的地址都是唯一的,不存在地址重复 译码电路可能比较复杂、连线也较多 全译码示例 部分译码 只有部分(高位)地址线参与对存储芯片的译码 每个存储单元

文档评论(0)

1亿VIP精品文档

相关文档