- 1、本文档共58页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、8051单片机存储器组织结构 三、程序存储器 1 、程序存储器的作用: (1)存放程序 (2)表格数据 2、程序存储器地址分配 0003H~000AH 外部中断0中断地址区 000BH~0012H 定时/计数器0中断地址区 0013H~001AH 外部中断1中断地址区 001BH~0022H 定时/计数器1中断地址区 0023H~002AH 串行中断地址区 四、数据存储器 1、外部数据存储器 外部数据存储器以16位DPTR和@Ri内容作为地址指针,可寻址64KB空间.用MOVX指令. 1、通用工作寄存器区 (5) 数据指针(DPTR)。数据指针为16位寄存器。编程时,DPTR既可以按16位寄存器使用,也可以按两个8位寄存器分开使用,即: DPH DPTR高位字节 DPL DPTR低位字节 (6) 堆栈指针(SP—Stack Pointer)。堆栈是一个特殊的存储区,用来暂存数据和地址,它是按“先进后出”的原则存 单片机各种周期的关系图 存储 器结构 1234567891011121314 2827262524232221 201918171615 EPROM 2764 1234567891011121314 2827262524232221 201918171615 EPROM 2764 1234567891011121314151617181920 4039383736353433323130292827262524242221 1234567891011121314 2827262524232221 201918171615 RAM 6264 1234567891011121314 2827262524232221 201918171615 RAM 6264 8031 8751 8051 89C51 片内 RAM 片内 ROM 256B(字节) 4K 64K 存储 器结构 2.3 并行输入/输出接口 P0口是一个三态双向口,可作为地址/数据分时复用口,也可作为通用I/O接口。其1位的结构原理如图2.9所示。P0口由8个这样的电路组成。锁存器起输出锁存作用,8个锁存器构成了特殊功能寄存器P0;场效应管(FET)V1、V2组成输出驱动器,以增大带负载能力;三态门1是引脚输入缓冲器;三态门2用于读锁存器端口;与门3、反相器4及模拟转换开关构成了输出控制电路。 2.3.1 P0口 1、P0口的结构 并行口P0 图2.9 P0口1位结构图 并行口P0 双向三态输入输出端口。 P0口身兼两职,既可作为地址总线(AB0-AB7),也可作为数据总线(DB0-DB7)。 作为通用I/O时,是一个漏极开路电路。需外接上拉电阻。 作为地址/数据总线使用时,不需处接上拉电阻。 P0可驱动8个LSTTL,其它I/O口可以驱动4个LSTLL。 P0口的特点 并行口P0 2.地址/数据分时复用功能 当P0口作为地址/数据分时复用总线时,可分为两种情况:一种是从P0口输出地址或数据,另一种是从P0口输入数据。在访问片外存储器而需从P0口输出地址或数据信号时,控制信号应为高电平1,使转换开关MUX把反相器4的输出端与V1接通,同时把与门3打开。当地址或数据为1时,经反相器4使V1截止,而经与门3使V2导通,P0.x引脚上出现相应的高电平1; 当地址或数据为0时,经反相器4使V1导通而V2截止,引脚上出现相应的低电平0。这样就将地址/数据的信号输出。 并行口P0 3.通用I/O接口功能 当P0口作为通用I/O口使用,在CPU向端口输出数据时,对应的控制信号为0,转换开关把输出级与锁存器Q端接通,同时因与门3输出为0使V2截止,此时,输出级是漏极开路电路。当写脉冲加在锁存器时钟端CLK上时,与内部总线相连的D端数据取反后出现在Q端,又经输出V1反相,在P0引脚上出现的数据正好是内部总线的数据。当要从P0口输入数据时,引脚信息仍经输入缓冲器进入内部总线。 (1) 在输出数据时,由于V2截止,输出级是漏极开路电路,要使“1”信号正常输出,必须外接上拉电阻。 并行口P0 (2)P0口作为通用I/O口使用时,是准双向口。其特点是在输入数据时,应先把口置1(写1),此时锁存器的Q端为0,使输出级的两个场效应管V1、V2均截
您可能关注的文档
- 第1章土的物理性质与分类幻灯片.ppt
- 第1章微型计算机的认识幻灯片.ppt
- 第1章误差传播定律幻灯片.ppt
- 第6章、基带传输系统幻灯片.ppt
- 第6章.核辐射应用技术幻灯片.ppt
- 第1章细胞概述2幻灯片.ppt
- 第1章绪论+2误差传播定律幻灯片.ppt
- 第6章:稳恒磁场w幻灯片.ppt
- 第6章__MCS-51定时器计数器幻灯片.ppt
- 第二章 X射线衍射分析幻灯片.ppt
- 2025年厦门城市职业学院单招职业适应性测试题库带答案.docx
- 2025年厦门华天涉外职业技术学院单招职业适应性考试题库最新.docx
- 2024档案管理职称练习题及答案详解【名校卷】.docx
- 2024档案管理职称模拟试题及答案详解.docx
- 2024档案管理职称测试卷附参考答案详解【基础题】.docx
- 2024档案管理职称模拟试题及参考答案详解【培优B卷】.docx
- 2024年通信工程师考试预测复习及完整答案详解(精选题).docx
- 2024档案管理职称检测卷附参考答案详解(综合题).docx
- 2024年通信工程师考试通关题库及答案详解(名校卷).docx
- 2024年通信工程师考试预测复习【夺冠系列】附答案详解.docx
文档评论(0)