彭启琮-DSP技术2-DSP的硬件结构.pptVIP

  • 2
  • 0
  • 约2.79千字
  • 约 65页
  • 2017-02-09 发布于重庆
  • 举报
彭启琮-DSP技术2-DSP的硬件结构

第二章 DSP的硬件结构 DSP的硬件结构 DSP的硬件结构,大体上与通用的微处理器相类似,由CPU、存储器、总线、外设、接口、时钟等部分组成,但又有其鲜明的特点。 Von Neuman结构与Harvard结构 Harvard结构 程序与数据存储空间分开,各有独立的地址总线和数据总线,取指和读数可以同时进行,从而提高速度,目前的水平已达到90亿次浮点运算/秒(9000MFLOPS) MIPS--Million Instruction Per Second MFLOPS--Million Floating Operation Per Second 流水操作(pipeline) 独立的硬件乘法器 在卷积、数字滤波、FFT、相关、矩阵运算等算法中,都有 ?A(k)B(n—k)一类的运算,大量重复乘法和累加 通用计算机的乘法用软件实现,用若干个机器周期。 DSP有硬件乘法器,用MAC指令(取数、乘法、累加)在单周期内完成。 独立的DMA总线和控制器 有一组或多组独立的DMA总线,与CPU的程序、数据总线并行工作,在不影响CPU工作的条件下,DMA速度目前已达800Mbyte/s CPU 通用微处理器的CPU由ALU和CU组成,其算术运算和逻辑运算通过软件来实现,如加法需要10个机器周期,乘法是一系列的移位和加法,需要数十个机器周期。 DSP的CPU

文档评论(0)

1亿VIP精品文档

相关文档