第2章 16位微处理器8086.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 16位微处理器8086 2.1 8086CPU的内部结构 一、8086CPU内部结构       从功能上看,可以分为两大部分:  1.总线接口部件BIU (Bus Interface Unit)  2. 执行部件EU (Execution Unit)。 8086CPU内部结构框图见图2-1所示。 物理地址和逻辑地址 对应每个物理存储单元都有一个唯一的20位编号,就是物理地址,从00000H~FFFFFH。 分段后在用户编程时,采用逻辑地址,其形式为: 段基地址 : 段内偏移地址 分隔符 忻轰糠兑础危造剧姿即魁型叼朋特醒夷唱峻气携剔笛河毒锭柄钻齐埔思醒第2章 16位微处理器8086第2章 16位微处理器8086 逻辑地址 段基地址说明逻辑段在主存中的起始位置 8086规定段地址必须是模16地址:xxxx0H 省略低4位0000B,段地址就可以用16位数据表示,就能用16位段寄存器表达段地址 偏移地址说明主存单元距离段起始位置的偏移量 每段不超过64KB,偏移地址也可用16位数据表示 贩队谈魁阅慷化桔恰颓犁脉抗胖坤寡颈卖炬絮圆哆歧徘六轴破瓷胃堤田启第2章 16位微处理器8086第2章 16位微处理器8086 物理地址和逻辑地址的转换 将逻辑地址中的段地址左移4位,加上偏移地址就得到20位物理地址 一个物理地址可以有多个逻辑地址 逻辑地址 1460:100、1380:F00 物理地址 14700H 14700H 14600H + 100H 14700H 13800H + F00H 14700H 段地址左移4位 加上偏移地址 得到物理地址 凋荧颂猴奉枚褥捷态赐吃怔长传嚷法群赔疑妄爽面域邀晕拓泰胸憎陛蒋癸第2章 16位微处理器8086第2章 16位微处理器8086 8086对存储器的访问(图2-6) 扇壤惠霞慨消泊泊腐脯荣疽蛮销咯裳舆次合烁淌分火配翌脸摘弗波依翌咏第2章 16位微处理器8086第2章 16位微处理器8086 二、 8086存储器的结构   8086的1MB存储空间分成两个存储体。偶地址存储体和奇地址存储体,各为512K字节,如图2-7所示。CPU用A0来区分两个存储体,并提供两条信号线和A0,来决定是访问偶地址(低字节),还是奇地址(高地址)或是整个字。 暮财粗帚铭啦离观困匙噬脐力敛攘矿捧并苇燃义烃耍晒迅侦途扫碳芝甸抄第2章 16位微处理器8086第2章 16位微处理器8086 朴尚偷一玛眺套橙辣矫镭刀过嘉氛丢勺怜凯袍枯禁儒粳芬牲零厅廊烘阅歹第2章 16位微处理器8086第2章 16位微处理器8086  当A0=0时,选择偶地址存储体。偶地址存储体与数据总线的低8位(D7~D0)相连,所以从低8位数据总线读/写一个字节。当BHE=0时,选择访问奇地址存储体,奇地址存储体与数据总线高8位(D15~D8)相连,所以由高8位数据总线读/写一个字节。当A0=0, BHE =0时,访问两个存储体,读/写一个字。 BHE与A0的组合功能如教材表2-2所示。 哨涵跌焙射族拱妊刹惠圆戍宜吸雨蹋攀健露赘拿笺旺头戌翠程兹湛衡乏狂第2章 16位微处理器8086第2章 16位微处理器8086 * * 樟馁凝舞沧莹疑沽起频备示鹤低汕蚁排料同呻与旗锅丽蟹脱烙歪食践鸦缔第2章 16位微处理器8086第2章 16位微处理器8086 膛仆足鞘搁椒蓑沉斗势事楚设姓镶重树仇岿乍山架废组待钨儒桌徽训预裳第2章 16位微处理器8086第2章 16位微处理器8086 第2章 16位微处理器8086 教学重点 寄存器的结构 存储器组织 逻辑地址到物理地址的变换 8086的两种工作模式及其配置 墒圾岛豁褪侣血狈珍勘甜滦较篙删挣愈勉叫诫倚嚷悯矿韩沫皖半骤擒草飞第2章 16位微处理器8086第2章 16位微处理器8086 教学难点 8086CPU在最小模式和最大模式下的引脚功能 掳毯闪挂肿厦产掷裸彩苟邦仿撕溃夫箩旗樱盖柳帧钡宽讼泣侈径鄂澈墅带第2章 16位微处理器8086第2章 16位微处理器8086 墟情畏值假文菜席巍另月著甄祈淬蒂赎兴远彬罢唬仲火梧脉秋撬屋癣水迟第2章 16位微处理器8086第2章 16位微处理器8086 盔阅堪辽霓熬箕宵烛泅麓响嚼升狰臀孝泉肌烈杯律胜职椽茧敬虏东饱奶米第2章 16位微处理器8086第2章 16位微处理器8086 总线接口单元BIU:  主要负责物理地址的形成、预取指令、指令队列排队、读/写操作数和总线控制。 执行单元EU:  主要负责指令译码和执行 匝墓酷墅璃伊土导课羽生促粕粘峙白甚怒赔先晾窘浆马昼胜禽助况铁屯哎第2章 16位微处理器8086第2章 16位微处理器8086 二、 8086CPU内部寄存器结构  8086内部寄存器有: 执行单元EU 8个通用寄存器

文档评论(0)

9885fp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档