- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速电路设计与仿真分析技术培训
高速电路设计与仿真分析技术培训 招生对象--------------------------------- 从事开发部门主管、SI工程师、硬件设计开发工程师、PCB LAYOUT 工程师、电源设计开发工程师、硬件测试工程师、系统工程师、质量经理、质量管理工程师、结构设计工程师、生产工艺工程师等 【咨 询 热 线】0 7 5 5 – 2 6 5 0 6 7 5 7 1 3 7 9 8 4 7 2 9 3 6 李 生
【咨 询 邮 箱】martin#ways.org.cn (请将#换成@) 课程内容--------------------------------- 课程背景:电路设计,尤其是现代高速电路系统的设计,是一个随着电子技术的发展而日新月异的工作,具有很强的趣味性,也具有相当的挑战性。本课程的目的是要使电子系统设计工程师们能够更好地掌握高速电路系统设计的方法和技巧,跟上行业发展要求。因此,本课程由简到难、由理论到实践讲述了如何使用Cadence工具进行高速电路系统设计,以及利用仿真分析对设计进行指导和验证。课程提纲:(3天)具体授课内容将结合参会单位及学员的情况以及大家所关注的问题进行调整。第1章? 高速系统设计简介?1.1? PCB设计技术回顾?1.2? 什么是“高速”系统设计?1.3? 如何应对高速系统设计?1.3.1? 理论作为指导和基准?1.3.2? 实践经验积累?1.3.3? 时间效率平衡?1.4? 小结?第2章? 高速系统设计理论基础?2.1? 微波电磁波简介?2.2? 微波传输线?2.2.1? 微波等效电路物理量?2.2.2? 微波传输线等效电路?2.3? 电磁波反射?2.4? 微波传输介质?2.4.1? 微带线Microstrip Line?2.4.2? 微带线的损耗?2.4.3? 带状线Strip Line?2.4.4? 同轴线Coaxial Line?2.4.5? 双绞线 Twist Line?2.4.6? 差分传输线?2.4.7? 差分阻抗?2.5? “阻抗”的困惑?2.5.1? 阻抗的定义?2.5.2? 为什么要考虑阻抗?2.5.3? 传输线结构和传输线阻抗?2.5.4? 瞬时阻抗和特征阻抗?2.5.5? 特征阻抗和信号完整性?2.5.6? 为什么是50Ω?2.6? 阻抗的测量?2.7? “阻抗”的困惑之答案?2.8? 小结?第3章? 信号完整性简介?3.1? 什么是信号完整性?3.2? 信号完整性问题分类?3.3? 反射的产生和预防?3.3.1? 反射的产生?3.3.2? 反射的消除和预防?3.3.2.1? 匹配?3.3.2.2? 拓扑结构设计?3.4? 串扰的产生和预防3.4.1? 串扰的产生?3.4.2? 串扰的预防与消除?3.5? 电源完整性分析?3.5.1? 电源系统设计目标?3.5.2? 电源系统设计方法?3.5.3? 电容的理解?3.5.4? SSN分析和应用?3.6? 电磁兼容性EMC和电磁干扰EMI?3.7? 影响信号完整性的其他因素?3.8? 小结?第4章? Cadence高速系统设计工具?4.1? Cadence高速系统设计流程?4.2? 约束管理器Constrain Manager?4.3? SigXplorer信号完整性分析工具?4.3.1? S参数(Scattering parameters)?4.3.2? 过孔模型生成(Via Modeling)?4.3.3? 通道分析CA(Channel Analysis)?4.4? 前仿和后仿?第5章? Cadence高速系统设计流程及工具使用?5.1? 高速电路设计流程的实施条件分析?5.2? IBIS模型和DML模型?5.2.1? IBIS模型介绍?5.2.2? IBIS文件介绍?5.2.3? DML模型?5.2.4? 如何获得IBIS模型?5.2.5? 在Cadence中使用IBIS模型?5.2.6? IBIS2 SigNoise的警告和错误参考?5.3? 仿真库的建立和设置?5.4? 仿真分析条件设置?5.4.1? Cross-section——PCB叠层设置?5.4.2? DC Nets——直流电压设置?5.4.3? Devices——器件类型和管脚属性设置?5.4.4? SI Models——为器件指定模型?5.4.5? SI Audit——仿真条件的检查?5.5? 系统设计和(预)布局?5.6? 使用SigXP进行仿真分析?5.6.1? 拓扑结构抽取?5.6.2? 在SigXP中进行仿真?5.6.2.1? 设置激励和
文档评论(0)