- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
altium designer Summer09出现的问题解决方案在编译原理图时,引脚和连线旁边出现很多红线,提示 error:signal with no driver。
原理图没有加入到Project里。
第一次导入没问题,但是改了个元件的封装,在更新一下(Design—Update SCH),点击导入时出现 Unkown Pin。。。
解决方案一:把第一张PCB删掉,新建一个PCB再倒入。
解决方案二:把改过的元件在PCB中删除,再倒入。
以上问题本应该是没问题的,但是可能是我们使用的盗版软件的原因。
? 用altium designer画完图编译后,出现几百警告,几乎的所有的都是Off grid pin
画的图在项目中去编译,独立的不能编译,如果文件不在项目中的话,就会出现你说的不在网络的提示。
你的元件没有在原理图上真正形成电气上的连接。
你的元件库没有被软件别。没有你建一个项目文件,把你的原理图放在里去做编译,这样就不会出错了。
是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!!!你把你做的原理图元件重新再画一遍,再编译,问题解决!!!
双面板应该都有哪些Layer?
Top Layer 顶层铜皮,双面板必须要
Bottom Layer 底层铜皮,双面板必须要
Top OverLayer 顶层丝印,一般需要,也有节约成本不做的。
Bottom OverLayer 底层丝印,一般不需要,底层放原件的话,也可以加。
Top/Bottom Soldermask 顶层底层阻焊层,就是“绿油”,一般需要,也有节约成本不做的。
Mechinical 1/4 机械层1/4,板边以及板内开槽,1无金属化,4有金属化。
Keepout 禁止布线区域,不自动布线的话可以不要。
然而中国的现实是用Keepout做板框成了行规,你要正规地给他们机械层往往还不会做了。
Top/Bottom Pastemask 顶层底层钢板层,如果要批量焊接SMD器件的板子,需要定做钢板,这两层不在PCB上,是生产需要的工装.
Multilayer 多层,在所有层上都存在的东西,比如直插器件的焊盘,这层一般是必须的,不要试图关闭它。
? 在用 Altium design 进行规则检测的时候 出现Un-Routed Net Constraint错误 这是什么意思啊 怎么解决
Un-Routed Net Constraint:该规则用于检测网络布线的完成状态。网络布线的完成状态定义为(已经完成布线的连线)/(连线的总数)×100%。即检查没有布线的网络。
设计规则
?“Electrical”——电气规则类。
“Routing”——布线规则类。
“SMT”——SMT元件规则类。
“Mask”——阻焊膜规则类。
“Plane”——内部电源层规则类。
“Testpoint”——测试点规则类。
“Manufacturing”——制造规则类。
“High Speed”——高速电路规则类。
“Placement”——布局规则类。
“Signal Integrity”——信号完整性规则类。
? 关于Silkscreen?over?component?pads的错误提示的解决方法
见设计 - 规则 - Design Rules - Manufacturing - Silkscreen over component pads - SilkscreenOverComponentPad,默认的间距是10mil,有时候这个间距大于元件PCB封装设计的实际情况,所以规则检查的时候会有警告冒出来。解决方法:修改这一规则,使得间距为0mil。
altium designer 警告minimum solder mask sliver
把这个距离设置为0
altium designer为什么封装里焊盘和丝印层的线距离近了也报错?
AD09新增的几个规则: MinimumSolderMaskSliver、SilkscreenOverComponentPads、SilkToSilkClearance,默认是0.254mm,可以改小一些就OK
1.添加过孔并切换板层
在布线过程中按数字键盘的“*”或“+”键添加一个过孔并切换到下一个信号层。按“-”键添加一个过孔并切换到上一个信号层。该命令遵循布线层的设计规则,也就是只能在允许布线层中切换。单击以确定过孔位置后可继续布线。
2.添加过孔而不切换板层
按“2”键添加一个过孔,但仍保持在当前布线层,单击以确定过孔位置。
3.添加扇出过孔
按数字键盘的“/”键为当前走线添加过孔,单击确定过孔位置。用这种方法添加过孔后将返回原交互式布线模式,可以马上进行下一处网络布线。本功能在需要放置大量
您可能关注的文档
- AF与计算科学专业计算方法课程设计题【DOC精选】.doc
- Adobe reader.安装方法 - 副本【DOC精选】.doc
- AIDL详解与实例【DOC精选】.doc
- agsx【DOC精选】.doc
- airjet design【DOC精选】.doc
- aix 双机互备【DOC精选】.doc
- aircard说明【DOC精选】.doc
- AiBall远程设置【DOC精选】.doc
- AEA_Mathematics_Paper_June_【DOC精选】.doc
- AIXHACMPoracle双机集群项目【DOC精选】.doc
- Altium Design实验报告【DOC精选】.doc
- AMD-Type【DOC精选】.doc
- America 【DOC精选】.doc
- american works【DOC精选】.doc
- AMERICAN MOSAIC - Population Growth of the United States Leads Industrial Nations【DOC精选】.doc
- american english & british english【DOC精选】.doc
- AmevgbaSAT数学词汇【DOC精选】.doc
- Altera project实验报告【DOC精选】.doc
- AMATJAN(毕业论文)【DOC精选】.doc
- amplication【DOC精选】.doc
文档评论(0)