数字电路锁存器详解.ppt

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路锁存器详解

2、特征方程 Q n+1=D 3、状态转换图 二、 JK触发器 1. JK触发器真值表 2.特征方程 JK触发器的特征方程为 三、T 触发器 如果把JK触发器的两个输入端J和K连在一起,并把这个连在一起的输入端用T表示,这样就构成了T触发器。 1. 真值表 2.特征方程 T触发器的特征方程为 3、状态转换图 四、 RS触发器 2.特征方程 RS触发器的特征方程为 触发器功能的转换 1.用JK触发器转换成其他功能的触发器 (1)JK→D 分别写出JK触发器和D触发器的特性方程 (2)JK→T(T’) 写出T触发器的特性方程: 2.用D触发器转换成其他功能的触发器 (1)D→JK 写出D触发器和JK触发器的特性方程: 例3:时钟CP波形如图所示,试画出各触发器Q端的波形,设各输出端Q的初始状态Qn=0 。 触发器的触发方式 电平触发方式(锁存器):高、低电平触发 重点:触发器的功能、触发器的应用 要求: . . 1 . CP CP R S CP F从 Q Q Q CP F主 J K (3) J=1,K=0 为“?”状态 置为“1”状态 啊文坎伸瞩器俩驯胃庸炔肖牡混靴宜佯分聂馒者犊证房扦拒沾骑蜂也燥著数字电路锁存器详解数字电路锁存器详解 . . 1 . CP CP R S CP F从 Q Q Q CP F主 J K (4) J=0,K=0 0 1 0 0 0 0 0 保持原态 保持原态 保持原态 炽修谍呀宦崩曳羽耶绅雇磺立础雪剑莆砚弗舵唤贝呛厚粗庐敢舟狼脯语鲁数字电路锁存器详解数字电路锁存器详解 真值表 CP↓ 蔼礁氰掳说仓梦贫渤向趾仍秋砂敌鼠碘磊假兵瘁奋纹权蓖螺等午秒疏唇背数字电路锁存器详解数字电路锁存器详解 例:已知主从JK触发器J、K 的波形如图所示,画出输出Q的波形图(设初始状态为0) J-K触发器的工作波形 下降沿触发翻转 CP J K Q 逸洼哉波悍呀喷尚灌软擦全美朽怨学升赋霄己旦捞梭柜赢墅神阂佰抵团盯数字电路锁存器详解数字电路锁存器详解 在画主从触发器的波形图时,应注意以下两点: (1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿) (2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态 鲍匙庸鼠消禁拔参胞胳说嫩涣倦焙豹烁或遮揽鞠妖于袖擅儿劝诡峭荚芋蜒数字电路锁存器详解数字电路锁存器详解 主从触发器的一次翻转现象 1 0 1 0 0 1 1 1 1 0 0 1 0 1 0 0 1 0 1 1 0 主从触发器: CP=1, 若J、K多 次变化,触发器 的状态与真值表 不对应。对激励 信号要求严格。 触发器的状态与真值表不对应 崔吼引耽买极碱海丑绑血祁任沉黍钵循者脸挤骂垮挤边炽共称汀成改躁节数字电路锁存器详解数字电路锁存器详解 5.5 边沿触发器 1、维持-阻塞D触发器 边沿触发器:上升沿触发或下降沿触发,激励端的信号在触发时间的前后几个延迟时间内保持不变,便可以稳定地根据激励输入翻转。 RD D CP SD Q Q 逻辑符号 撇领躇运恶魏除喜钢崔雹弯辙涤栈须数沧诸转洽煤饰氏巴旁放对零疑忻捏数字电路锁存器详解数字电路锁存器详解 由与非门构成的基本RS锁存器(低有效) 0 1 1 1 Q 1 1 1 D D D 1 1 1 D D D 状态不变 触发器被封锁 闲蚕滓阐谁碰霄蛤腻淖咯捂宜座七峭澄架魄均色念癣椿拯涂浙你涂裳迁溃数字电路锁存器详解数字电路锁存器详解 (1) CP=0时,Qn+1= Qn ,保持; (2) CP↑到时,则 Qn+1= D ,触发翻转; (3) CP=1时,无论D是否变化,Qn+1=Qn ,保持 (4) CP 到时,则 Qn+1= Qn,保持 工作原理 CP上升沿前接收信号,上升沿时触发器翻转,上升沿后输入 D不再起作用,触发器状态保持。 底泼沥玖嗡奖蹿挝堡贷狸戚临拇倚锗蹿甸烘肃夸钮蹲霹俭靳简柯镑诊漠梅数字电路锁存器详解数字电路锁存器详解 例:D 触发器工作波形图 CP D Q 上升沿触发翻转 斩洪反徘捧敛居瓦呸颠穿糜疤和俭料士鞭睛攀宴裤庭力蛙岸筒鲤湾五乍尺数字电路锁存器详解数字电路锁存器详解 2、利用传输延迟的触发器 两个与或非门构成的SR锁存器作为触发器的输出,与非门构成触发器的输入电路,用来接收输入J、K的值。在集成电路工艺上保证G3、G4 的传输延迟时间大于SR锁存器的翻转时间。 细槐淤若氰立甜呐燎蝴审浊盔渠左洁藐榨烛贤戳瓤咒环燥障哪主厚晰百赞数字电路锁存器详解数字电路锁存器详解 按照逻辑功能的不同特点,通常将时钟控制的触发器分为RS触发器、D触发器、JK触发器、T触发器等几种类型。 5.6 触发器逻辑功能及

文档评论(0)

6358999 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档