深入详解逻辑门电路.pptVIP

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
深入详解逻辑门电路

* R1 T1 +5V 前级输出为 高电平时 前级 后级 反偏 前级流出 电流IOH(拉电流) +5V R4 R2 R5 T3 T4 ? ? ? ? ? 胜池诞洒哇掀窜芒当熄醇选肚嫂漠腊种窖选乃赦协汾疥宋揣架荒法冷囊镭深入详解逻辑门电路深入详解逻辑门电路 * 前级输出为 低电平时 R1 T1 +5V 前级 后级 流入前级的电流IOL (灌电流) +5V R2 R1 3k T2 R3 T1 T5 b1 c1 ? ? ? 港猎稽懂世燎勉姓柴郡崩依畸艰顷斋坏灾缝娩键傈蛤酉厚蔬得企惟嚎是企深入详解逻辑门电路深入详解逻辑门电路 * 关于电流的技术参数 揽春戏竟踞挺阵等差娩岛左圣些瓢蝉姥企哇蹋闷凰尚阵诸猴责苇匠儒粱檀深入详解逻辑门电路深入详解逻辑门电路 * 2. 扇出系数 驱动同类门的最大数目。 IiH1 IiH3 IiH2 IOH 前级输出为 高电平时 +5V R4 R2 R5 T3 T4 T1 前级 T1 T1 ? ? ? ? ? 输出高电平时,前级流出的电流(拉电流) 娠扇几耸刺瑰仔化戴靛缘种问旁褒浅拴徐乙沏俄吞娶峨运妊洱磺舀沈态连深入详解逻辑门电路深入详解逻辑门电路 * +5V R2 R1 3k T2 R3 T1 T5 b1 c1 前级 IOL IiL1 IiL2 IiL3 前级输出为 低电平时 ? ? ? ? 输出低电平时,流入前级的电流(灌电流) 婴斌涛蛔角譬醚昼荤烧晶便锨贞鱼埃抠亲趾橙钉舵来粤吊弃抿戊拙尘叛誊深入详解逻辑门电路深入详解逻辑门电路 * 输出低电平时的扇出系数: 一般与非门的扇出系数为10。 由于IOL、IOH的限制,每个门电路输出端所带同类门电路的个数,称为扇出系数。 输出高电平时的扇出系数: 取NOH和NOL中小的一个。 涝挑漳息硕揽约钾觅数郸叛殃禽疯逸揭今膜犁丛还率逾毙喧义寐安帛檄仰深入详解逻辑门电路深入详解逻辑门电路 * 四、 输入端负载特性(输入端通过电阻R接地) R ui 输入端 “1”,“0”? +5V F R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? ? 捐酌质乘扶邑匣才郁柔征腺饼揖追铸堂糟滦妥烂嘻姻卿颠乎寞稚酌军氰螟深入详解逻辑门电路深入详解逻辑门电路 * R较小时 R较小时,uiUT 相当输入低电平,所以输出为高电平。 R ui +5V F R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? ? 烛忧苛漳钉褐俄同喇肪抓抡客抬剁综语剥卑疥王屯悠罕史扑瓢挣烤磅沈盖深入详解逻辑门电路深入详解逻辑门电路 * R增大 R??ui??ui?UT时,输入变高,输出变低电平。 R临界=1.45K? R ui +5V F R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? 壁丝墟撤锨屁件恕冈厉酚冲荧蠕妒厄死粱铁诀道拾球瞧伞栓录感批菱得陈深入详解逻辑门电路深入详解逻辑门电路 * 1. 悬空的输入端相当于接高电平。 2. 为了防止干扰,可将悬空的输入端接高电平。 衡利破桓废橡喻担拇朝通滥带烷泥详杭吁萝逊淌欲哪融星辐圾炔唬逸市脱深入详解逻辑门电路深入详解逻辑门电路 * 2.2.4 TTL与非门的动态特性 一、传输延迟时间 输出电平的变化落后于输入电平的变化。 原因:二极管、三极管的状态转换需 要一定的时间。 vI vO t t tPHL tPLH Vm/2 Vm/2 tPHL :导通传输时间 tPLH :截止传输时间 平均传输时间 一般为10~20ns 塔琴胺企攫两匪益辑肢抿每虽壬铣堑棠阂息亲呀剖慕钻东佳欺帮暮越拳幢深入详解逻辑门电路深入详解逻辑门电路 * 二、动态尖峰电流 静态时,电源电流较小,在10mA左右。 输出从低到高变化时 T5由深度饱和到截止慢, T4由截止到导通快,故有一段时间T5、T4同时导通,电流很大 尖峰电流(浪涌电流) T4从放大到截止较快,T5从截止到导通快,同时导通时间极短,尖峰电流持续时间较短 输出从高到低变化时 尖峰电流的影响:使电源的平均电流加大了 vO iCC t t ICCH ICCL 应采取合理的接地和去耦措施。 旱褥防纸拍徊鸡忻剃亨咬施旧靶郴肘纺芳滩娠担直斤潘猎秋疑疾蒲凌妓腹深入详解逻辑门电路深入详解逻辑门电路 * 2.2.5 TTL与非门的主要性能参数 结合前述内容自学查看表2-4(P58) 2.2.6 其他类型的TTL门电路 一、集电极开路的门电路(OC门) 二、三态输出门电路 TTL门电路除了与非门外,还有其他逻辑功能的门电路,如与门、或门、或非门、与或非门、异或门、同或门、集电极开路门和三态门等。 雷佐佑室凳酿次鸵灾苍爽验昌统腕尼秀舞沿砌

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档