- 1、本文档共45页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6.5、常用时序逻辑功能器件
2、二进制同步计数器 电路结构特点:各触发器的CP脉冲端连接在一起。当计数脉冲到来后,应该翻转的触发器同时翻转。这种计数器称为并行计数器。 小 结 计数器和寄存器是简单而又最常用的时序逻辑器件.它们在计算机和其他数字系统中的作用往往超过了它们自身的功能.计数器不仅能用于统计输入时钟脉冲的个数,还能用于分频、定时、产生节拍脉冲。寄存器的功能是存储代码。移位寄存器不但可以存储代码,还可用来实现数据的串行-并行转换、数据处理及数值的运算。 思路:(2)乘数法 是由两片集成计数器分别构成N1进制和N2进制计数器,计数脉冲接N1进制计数器的时钟输入端,N1进制计数器的输出作为N2进制计数器的时钟输入端,两个计数器一起即构成了N2×N1进制计数器。 第一片构成4进制计数器,直接用74LS290中的5进制计数器,即CP1接低电平,CP2接时钟脉冲,由Q3Q2Q1输出。计数器计数到Q3Q2Q1=100时给出复位信号,所以取:R0(1)= R0(2)= Q3。 严蝗噶淀狭君砒粟换截款抡街必糯既眺权筑菠灶馁嫉眼帛颅慑谩辨齿加蛔6.5、常用时序逻辑功能器件6.5、常用时序逻辑功能器件 第二片构成6进制计数器,先将74LS290接成10进制计数器,即CP2接Q0,CP1接计数输入,Q3Q2Q1Q0输出。计数器计数到Q3Q2Q1Q0 = 0110时给出复位信号,所以取:R0(1)= Q2、R0(2)= Q1。 最后将第二片的时钟脉冲CP接第一片的输出Q2,因为第一片计数由011变为000时,Q2由1到0有一个负脉冲信号,可使第二片翻转,即构成了4×6进制计数器。 冰悔稼始妇试简宫糖琶捅宵邻钡陨膛坯颇辗忌谋钥缠吮命怎昨疡督垛鞘块6.5、常用时序逻辑功能器件6.5、常用时序逻辑功能器件 1 CET CEP CP CR A B C D RCO PE QA QB QC QD × × × × 74161 1 1 CP1 1 1 CET CEP CP CR A B C D RCO PE QA QB QC QD × × × × 74161 1 1 1 例:用74LS290构成二十四进制计数器 74LS290是二-五-十进制计数器,用两片74LS290可构成 100进制计数器,然后利用异步反馈清零功能当高位片计数到2 (0010)低位片计数4(0100时),两片计数器全部清零。 思路:(1)整体反馈清零法 CP2 CP1 R9(1) R9(2) R0(1) R0(2) Q0 Q1 Q2 Q3 74LS290 CP CP2 CP1 R9(1) R9(2) R0(1) R0(2) Q0 Q1 Q2 Q3 74LS290 整 体 反 馈 清 零 法 乐寝赚江鸦搏车挞鄂恼砒匆甲债锌推央个钳惹苞厅滞更涡曼约掏搂狡烦窖6.5、常用时序逻辑功能器件6.5、常用时序逻辑功能器件 数字电子时钟的计时、译码、显示电路: CP2 CP1 R9(1) R9(2) R0(1) R0(2) Q0 Q1 Q2 Q3 74LS290 CP CP2 CP1 R9(1) R9(2) R0(1) R0(2) Q0 Q1 Q2 Q3 74LS290 LT BI/RBO RBI 7448(1) A B C D a b c d e f g a b c d e f g BS201 1 LT BI/RBO RBI 7448(2) A B C D a b c d e f g a b c d e f g BS201 1 培杭诅俐华咆腑骑葵考议谜虫乱卸割瘸良个作程穗瞳嚎男岸肖疏蜂父紧乏6.5、常用时序逻辑功能器件6.5、常用时序逻辑功能器件 例:用74HCTl61构成60进制计数器。 采用6×10进制,用同步置位法,设起始状态为0000。 第一片接成10进制计数器,当计数到Q3Q2Q1Q0 = 1001时给出置数信号,所以取: ; 第二片接成6进制计数器,当计数到Q3Q2Q1Q0 = 0101时给出置数信号,所以可取: 。 当第一片由1001跳到0000时,第二片要翻转一次,由于74HC161是上升沿翻转,所以取CP2 =?Q3。最后得逻辑电路如图所示 。 羌捌获肺唱艺和匝振跳念扣蹭杠糙咬袭烷曰虞先恤布轻哭武烫鸿优甲捎牢6.5、常用时序逻辑功能器件6.5、常用时序逻辑功能器件 6.5.2、寄存器和移位寄存器 功能:用来存储二进制数码的逻辑部件。 1、用D触发器构成的寄存器(74LS175) 74LS175 1 2 3 4 5 6 7 8 16 15 14 1
文档评论(0)