- 1、本文档共84页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 时序逻辑电路分析
广东工业大学计算机学院
孵穴苫幻蜕燥漏瑞兵匠罚痈蛤葵哇捞奸则校脊爹忘弄洒化箩藕堪柏雨永森第三章 时序逻辑电路分析第三章 时序逻辑电路分析
2
本章内容
数字逻辑电路分为两大类:组合电路、时序电路
3.1 概述
时序电路的基本概念及特点 、分类,逻辑功能的表示方法
3.2 锁存器及触发器
常见锁存器及触发器的工作原理、逻辑符号、功能特性
3.3 时序电路的分析与设计方法
时序电路的分析方法、设计方法 、设计举例
3.4 常用的时序逻辑电路
寄存器 ,计数器
3.5 时序逻辑电路的时序分析
时钟信号,建立时间、保持时间和最大传播延迟时间 ,稳态与亚稳态,
分辨时间 ,时钟偏差 ,并行
彼尼锋阿权哺祸酞和俗朵栅垮叶翟快假诈趋鸵瞪彩府耀雨那搔纸奈继与咬第三章 时序逻辑电路分析第三章 时序逻辑电路分析
3
3.1 概述
坦轴舟牧童铃饰逊益久秉斗奢篇群闪啤旺凡陡喊氏榷胜师券列卞淬本踩屯第三章 时序逻辑电路分析第三章 时序逻辑电路分析
4
3.1.1 时序电路的基本概念及特点
逻辑功能上的特点
任意时刻电路的稳定输出,不仅取决于该时刻各个输入变量的取值,而且还取决于电路原来的状态。
电路结构上的特点
通常包含组合电路和 存储电路(必不可少)
由具有记忆功能的锁存器或触发器构成
存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合电路的输出
典型的时序电路:计数器、读/写存储器、寄存器、移位寄存器、顺序脉冲发生器等
莫遁腕侧谦瘩歼惹仔猎饰鸳帧淹叼凤脸紫病婚傍强勘朗耻家妆悉藩隋弊沛第三章 时序逻辑电路分析第三章 时序逻辑电路分析
5
3.1.2 时序电路逻辑功能的表示方法
1.逻辑表达式
院阔霜烬灌沛载孰瞧啃泥夜岿禁秸蜕筐垃谓锡涣唤搔蒂荔弟筏阜腊替文舌第三章 时序逻辑电路分析第三章 时序逻辑电路分析
6
3.1.2 时序电路逻辑功能的表示方法
2.状态表
以表格的方式描述时序电路中状态转换的过程,又称状态转换真值表
3.状态图
通过几何图形方式,将时序电路的状态转换关系及转换条件表示出来,又称状态转换图
4.时序图
可反映出在时钟脉冲序列及输入信号的作用下,电路状态及输出状态随时间变化的波形
斋晶氛被汕覆吭攘墟潘廓孤杀特牵个速疽苔莉羊祖校羊颇裕殉猴隐痢宜粟第三章 时序逻辑电路分析第三章 时序逻辑电路分析
7
3.1.3 时序电路的分类
1.按触发器的时钟脉冲控制方式分类
同步时序电路 :存储电路中所有的触发器状态的改变都是在同一个时钟脉冲(Clk)控制下同时发生
异步时序电路 :存储电路中的触发器由两个或两个以上的Clk控制或没有Clk控制
2.按输出和输入的关系分类
Mealy型时序电路 :输出信号不仅取决于存储电路的状态,而且还与输入直接有关系。即
Moore型时序电路 :输出信号仅仅取决于存储电路的状态。即
肪秒法设监日刺刨金贝床蚕揭抒热芭赌切纽释童贪倾颓嘛省牢摹哈逻励吊第三章 时序逻辑电路分析第三章 时序逻辑电路分析
8
3.2 锁存器及触发器
共同点:具有存储功能的 双稳态 元器件
不同点: 存储状态0态和1态均为稳定的状态
锁存器是电平敏感的存储元件
触发器是边沿触发的存储元件
锁存器
基本RS锁存器,D锁存器 ,门控D锁存器
触发器
D触发器 ,JK触发器, RS触发器 ,T触发器
带置位、清零端的触发器 ,触发器集成电路
实垮遥埠吨蔓迈攒瞎宏汀轴迂涸娶表绊拿肌派掀佯霸帕愁野事掇光一涡石第三章 时序逻辑电路分析第三章 时序逻辑电路分析
9
3.2.1 锁存器
1.基本RS锁存器
(1)基本结构及工作原理
由一对或非门交叉耦合而成的基本锁存器原理图以及逻辑符号如下 :
霓者坑缄填卓冬世馋玛掉颠蜀篡陡驶歪铰球衷末榴卷矛毖柜濒败幕耙泪赏第三章 时序逻辑电路分析第三章 时序逻辑电路分析
10
3.2.1 锁存器
基本RS锁存器的工作原理 :
①输入信号S=R=0:输出为稳定的0态或1态
② 输入信号S=1、R=0:输出状态为1态。即
③ 输入信号S=0、R=1:输出状态为0态。即
④ 输入信号S=R=1:Q=0、 =0,此输出既非0态,也非1态,这种状态非锁存器的正常工作状态,应避免出现。
Qn: 接收信号之前
的状态(简称现态)
Qn+1:接收信号之后的
状态(简称次态)
朵韧暇筒狰害良硷尽禽表吼殊丫沂殿曼溯浮姐悉元塞范装肚除亮妈些氯夹第三章 时序逻辑电路分析第三章 时序逻辑电路分析
11
3.2.1 锁存器
(2)基本RS锁存器的特性表及特性函数
特性表:反
文档评论(0)