- 45
- 0
- 约 5页
- 2017-02-28 发布于北京
- 举报
图像快速统计排序滤波设计及其FPGA实现.doc
图像快速统计排序滤波设计及其FPGA实现
摘要:本文提出了图像处理并行快速统计排序滤波算法。该算法基于FPGA进行设计,首先采用全并行比较方式实现滤波窗内数据排序,然后通过流水线方式实现滤波输出。根据此算法可进行最大值滤波、中值滤波等统计排序滤波处理,提高了处理速度。经过仿真试验,与传统的统计排序滤波相比,该快速统计排序滤波算法的实时性好,可实现性强。
关键词:图像处理 排序 滤波 FPGA
中图分类号:TP911.73 文献标识码:A 文章编号:1007-9416(2016)06-0171-03
1 引言
由于图像采集、传输等过程中产生了各种噪声,图像的质量变差。要消除这些图像噪声,首先需要对图像进行预处理,为后续图像处理、运动目标检测、运动目标跟踪等奠定良好的基础。但是传统硬件处理速度慢,难以满足系统的实时性要求,采用大规模可编程逻辑器件FPGA,可实现复杂的数字逻辑系统设计,在实时性处理要求高的场合具有独特优势。
统计排序滤波(OSF)在图像预处理过程中一种非线性空间滤波方式,既可以消除随机噪声和脉冲干扰,又可以很大程度的保留图像的边缘信息,在图像平滑和数据分析处理等多个领域中得到广泛的应用。统计排序滤波中最常见的例子是中值滤波,另外常用的还有最大值滤波和最小值滤波等。
2 图像统计排序滤波原理
2.1 传统的统计排序滤
原创力文档

文档评论(0)