数字电子技术基础陈文楷主编chapter-7chap7-2课件教学.pptVIP

数字电子技术基础陈文楷主编chapter-7chap7-2课件教学.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础陈文楷主编chapter-7chap7-2课件教学.ppt

Sec.7.12. 时序逻辑电路的设计 时序逻辑电路的设计步骤(Ⅰ) 1.对问题进行逻辑抽象,得出状态转换图和状态转换表; (1)分析给定的问题,确定输入变量、输出变量及电路状态数; (2)定义输入/输出逻辑状态和每个电路状态的含义并将电路的状态顺序编号; (3)按题意列出状态转换表或状态转换图; 2.状态化简,将等价状态合并,求最简的状态转换图; 时序逻辑电路的设计步骤(Ⅱ) 3.状态分配(状态编码):时序逻辑电路是以F.F.状态的不同组合表示的, (1)确定F.F.的数目, (2)共有多少个状态: 2n–1M≤2n; A. M2n 情况下:从2n个状态截短出M个状态; B. M个状态的情况下,排列顺序有多少种; 4.确定F.F.的类型,求电路的状态方程、驱动方程、输出方程; 5.画出逻辑电路图, 6.检查能否自启动. 同步时序逻辑电路的设计过程 写出状态转换图 例.1 设计一个有进位输出的13进制计数器。 由状态转换图映射出: 电路次态/输出的卡诺图 卡诺图的分解、进行化简 13进制同步计数器电路 分析:电路的状态转换图 例2. 设计一个串行Data检测器。设计要求是: 连续输入3个或3个以上的l时,输出为1,其他情况下输出为0。 解:分析: ⑴.逻辑抽象,画状态图。定义输入变量x,输出变量。 ⑵.状态分配。设初态为S0,输入1个1时为S1,…。 得到状态转换图。 ⑶.写状态转换表。 ⑷.画出电路次态及输出y的K-图。 ⑸.写状态方程和输出方程、驱动方程。 ⑹.检查能否自启动。 解Ⅰ:分析: ⑴.逻辑抽象,画状态图。定义输入变量x,输出变量。例2的状态转换图 例2化简后的状态转换图 例2电路次态/输出 ( )的卡诺图 例2卡诺图的分解 例2的逻辑图 检查自启动 电路的状态转换图 解Ⅱ:用D-F.F.设计。 ⑴.状态方程:①.Q1n+1=xQ0+xQ1 ②.Q0n+1=XQ1Q0 ⑵.驱动方程:D1=x (Q0+Q1)=x Q1Q0 D0=XQ1Q0 ⑶.输出方程:y=XQ1 ⑷逻辑电路.: D-F.F.的逻辑图 例.3.设计一个7进制计数器。 设计一个7进制计数器。 要求: ⑴.有自启动功能 ⑵.写出时序状态图和状态编码。 例3.的状态转换图 例3.电路次态( )的卡诺图 例3.卡诺图的分解 例3. 修改后的 卡诺图 例3. 的逻辑图 例3. 电路的状态转换图 Sec.7.13. 同步式状态机设计 Design of synchronous sequential Circuits(Ⅱ) Design of synchronous sequential Circuits同步式时序电路的设计(Ⅱ) Clocked synchronous state-machine design: 1.Designing synchronous sequential Circuits using State Diagrams. ①state sequence is regular; (Moore type) (slide:14#) ②state sequence is irregular; (Moore type) ③Mealy type; (slide:12#) 2. Designing synchronous sequential Circuits using State-Table: 3.State-machine synthesis using transition lists. 例.1 设计一个3位格雷码计数器。 例.2 Develop a synchronous 3-bit up/down counter with a Gray code sequence. The counter should count up when an UP/DOWN control input is 1 and count down when the control input is 0. Solution steps: Step1. The state diagram is shown, the 1and 0 beside each arrow indicates the state of the up/down control input; named states s0—s7.

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档