集成电路设计与项目应用张红模块三课件教学.pptVIP

集成电路设计与项目应用张红模块三课件教学.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目名称: 运算放大器设计 常州信息职业技术学院 张红 能力目标 学习内容 任务一、A/D转换器基础知识学习 任务1.1 A/D转换器基础知识介绍 任务1.2 A/D转换器的国内外发展概况 任务二、时钟抖动分析 任务三、运算放大器各个指标分析 任务五、运算放大器仿真结果分析 思考题 项目名称: 延迟锁相环设计 常州信息职业技术学院 张红 能力目标 学习内容 任务一、锁相环基础知识学习 任务1.1 锁相环含义学习 任务1.2锁相环基本环路架构分析 任务二、延迟锁相环基础知识学习 任务三、时钟稳定电路的实现方法选择 思考题 项目名称: 时钟稳定电路设计 常州信息职业技术学院 张红 能力目标 学习内容 任务一、时钟稳定电路的总体电路设计 任务二、后仿真 思考题 其中最关键的就是输入缓冲放大器A和延迟锁相 环。该放大器和第一个项目中的放大器差不多,这里 就不表了。而延迟锁相环,我们已在上节分析过。 所以,也不再叙述。下面我们直接给出时钟占空比 稳定电路的总版图,图3-28所示。 图3-28 时钟占空比稳定电路的总版图 我们利用JAZZ提供的PDK进行设计仿真,版图 设计遵守该公司提供的相应规则,具体就是线宽、 接触孔、通孔、线距等设计规则,并且在版图设计 过程中充分利用该公司提供的P-cell作相应的版图 设计,这样相应工作得到了很多的简化。具体的设 计规则涉及IP问题,故略去。该芯片总的面积为 0.74*1.44mm2。其中,最左边的CLK-,CLK+ 为输入端,即可以用作单端输入,也可以用作差分 输入。右上角的CHK1、CHK2为输出的大管子。 最中间为运算放大器。 在版图设计完成后,分别进行相关验证,比如 DRC、ERC、LVS、Calibre等,然后,提取版图 寄生参数LPE进行后仿真。提取寄生电阻电容进 行后仿真,一般来说,后仿真能够反映电路设计 的真实情况。如果后仿真电路性能参数达不到技 术指标的话,必须对前面版图设计重新考虑, 有些时候还要对电路设计进行重新设计。在经过 上述设计过程后,重新进行后仿真,反复进行, 直到所有的技术参数都达到我们的技术要求。 后仿真完成后就可以交付数据流片了。 经过电路设计和版图设计的不断调整,得到最后 的电路版图。我们对之提取参数进行后仿真, 其主要仿真结果如下: 图3-29电源电压为3.3V,周期为4ns的放大输出眼图 图3-30 电源电压为3.3V,电荷泵瞬态电压输出图 加工工艺 该电路采用的加工工艺主要有CMOS与Bi-CMOS工艺 两种。用双极工艺可以制造出速度高、驱动能力强、模拟 精度高的器件,但双极器件在功耗和集成度方面却无法满 足集成规模越来越大的系统集成的要求;而CMOS工艺可 以制造出功耗低、集成度高和抗干扰能力强的CMOS器 件,但其速度低、驱动能力差,在既要求高集成度又要 求高速的领域中也无能为力。Bi-CMOS工艺是把双极器 件和CMOS器件同时制作在同一芯片上,它综合了双极 器件高跨导、强负载驱动能力和CMOS器件高集成度、 低功耗的优点,使其互相取长补短,发挥各自的优点, 它给高速、高集成度、高性能的LSI及VLSI的发展开辟 了一条新的道路。 考虑到我们设计的时钟稳定电路是应用在一个8位 250MSPS的A/D转换器中的,应该选择Bi-CMOS 工艺来制作我们的设计,以使其具有优势。 寻求0.35μm以下的SiGe0.35μm,利用该工艺 提供的器件模型参数进行单元电路模拟仿真和 优化,使各单元电路指标达到设计要求,最后 进行整体电路仿真,最终使时钟占空比稳定 电路的性能指标达到要求。 最后我们选取了JAZZ提供的0.35μmBi-CMOS工艺。 图3-17三角鉴相特性 图3-18锯齿波鉴相特性 鉴相器电路设计 图3-19鉴相器 上图中,时钟信号经过延迟单元延迟后与自身信号 与非;延迟线出来的信号经过延迟也与自身信号与 非;上述两个信号经过后面的两个与非门结构, 出来的信号就是鉴相器的输出。 鉴相器电路仿真 给定一个周期为4ns,电压为3.3V的时钟电平。 通过图3-19所示电路进行仿真。则可以得到 鉴相器的输出结果,如图3-20所示。 图3-20鉴相器输出 上图A与B之间的相位差就是鉴相器输出的相位差, 具体结果为930.507ps。 电荷泵电路设计 电荷泵由两个带开关的电流源组成,根据两个 逻辑输入信号来决定:是把电荷泵输入到环路滤波 器还是将电荷从环路滤波器中泵出。图3-21所示是 一个PFD驱动的电荷泵,它驱动了一个电容。这个 电路由三个状态: 如果 ,那么开关 和 都断开, 保持不变。如果 为高,而 为低,则 对 充电。相反,若 为低,而

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档