射频集成电路的电源管理.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
射频集成电路的电源管理

射频集成电路的电源管理 作者:Qui Luu 随着射频集成电路(RFIC) 中集成的元件不断增多,噪声耦合源也 布局。了解这些电源灵敏度有利于设计出更加鲁棒的电源,使 日益增多,使电源管理变得越来越重要。本文将描述电源噪声 性能和效率达到最优。 可能对 RFIC 性能造成的影响。虽然本文的例子是集成锁相环 正交解调器灵敏度 (PLL)和电压控制振荡器(VCO)的 ADRF6820 正交解调器,但所 得结果也适用于其他高性能RFIC 。 ADRF6820 采用一个双平衡吉尔伯特单元有源混频器内核,如 图2 所示。双平衡意味着LO 和RF 端口都采用差分驱动方式。 电源噪声会在解调器中形成混频积,因而可能导致线性度下降, 并对PLL/VCO 中的相位噪声性能造成不利影响。本文将详细描 述电源评估方案,同时提供采用低压差调节器(LDO)和开关调节 器的推荐电源设计。 凭借双电源和超高RF 集成度,ADRF6820 是适合讨论的一款理 想器件。它使用的有源混频内核与 ADL5380 正交解调器相似, PLL/VCO 内核与 ADRF6720 相同,因此,本文所提供信息也 可用于这些器件。另外,电源设计也可用于要求3.3 V 或5.0 V 电源、功耗相似的新型设计。 ADRF6820 正交解调器和频率合成器(如图1 所示)非常适合新 图2. 吉尔伯特单元双平衡有源混频器 一代通信系统。该器件功能丰富,包括一个高线性度宽带I/Q 解 在滤波器抑制高阶谐波以后,所得到的混频器输出为RF 和LO 调器、一个集成小数N 分频PLL 和一个低相位噪声多核VCO 。 输入的和与差。差项(也称为IF 频率)在目标频带之内,是所 另外集成一个2:1 RF 开关、一个可调谐RF 巴伦、一个可编程 需信号。和项在频带之外,要进行滤波处理。 RF 衰减器和两个LDO 。这款高度集成的RFIC 采用6 mm × 6 mm LFCSP 封装。 理想情况下,只有所需RF 和LO 信号会输入混频器内核,但很 少是这种情况。电源噪声可能耦合到混频器输入中并表现为混 频杂散。根据噪声耦合源的不同,混频杂散的相对幅度可能不 同。图 3 所示为一种示例混频器输出频谱,其中,由于电源噪 声的耦合,其与有用信号的混频产物也出现在输出频谱上。在 图中,CW 对应于耦合到供电线路的连续波或正弦信号。比如, 噪声可能是来自600 kHz 或1.2 MHz 开关调节器的时钟噪声。 电源噪声可能导致两个不同的问题;如果噪声耦合到混频器输 出,CW 音将没有经过任何频率转换,出现在输出端。如果耦合 发生在混频器输入端,则CW 音会调制RF 和LO 信号,并在 IF ± CW 产生积。 图1. ADRF6820 简化功能框图 电源灵敏度 受电源噪声影响最大的模块为混频器内核和频率合成器。耦合 至混频器内核的噪声会形成无用信号

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8010045112000002

1亿VIP精品文档

相关文档