数电经典2组合逻辑电路(培训).pptVIP

  1. 1、本文档共85页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电经典2组合逻辑电路(培训)

第二章 组和逻辑电路 译码器的分类: 译码:是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号.(即电路的某种状态) 1、译码器的概念与分类 译码器:具有译码功能的逻辑电路称为译码器。 唯一地址译码器 代码变换器 将一系列代码转换成与之一一对应的有效信号。 将一种代码转换成另一种代码。 二进制译码器 二—十进制译码器 显示译码器 常见的唯一地址译码器: 2.4.2 译码器/数据分配器 n 个输入端 使能输入端 2n个输出端 设输入端的个数为n,输出端的个数为M 则有 M=2n 2、译码器的工作原理 二进制译码器结构图 2线 - 4线译码器的逻辑电路(分析) L H H H H H L H L H H L H L H H L H H L L H H H L L L L H H H H × × H Y3 Y2 Y1 Y0 A0 A1 E 输出 输 入 功能表 2输入变量A1、A0,4个输出信号Y0~Y3,输出低电平有效。 设置使能控制端E,当E=1 ,无论A1A0取值如何,输出均为1,译码器处于非工作状态;当E=0时,对应于A1A0的某种状态组合,输出中只有一个为0,其他均为1。 译码器是通过输出端的逻辑电平易识别不同的代码。 (a) 74X139集成译码器 (1)二进制译码器 L H H H H H L H L H H L H L H H L H H L L H H H L L L L H H H H × × H Y3 Y2 Y1 Y0 A0 A1 E 输出 输 入 功能表 2、集成电路译码器 74X139是双2线—4线译码器,两个独立的译码器封装在一个集成芯片中,以上为其中意义的逻辑符号。 逻辑符号说明 逻辑符号框外部的符号,表示外部输入或输出信号名称,字母上面的“—”号说明该输入或输出是低电平有效。符号框内部的输入、输出变量表示其内部的逻辑关系。在推导表达式的过程中,如果低有效的输入或输出变量上面的“—”号参与运算则在画逻辑图或验证真值表时,注意将其还原为低有效符号。 E 1 A 1 1 1 Y 0 Y 1 Y 2 Y 3 A 0 Y0 Y2 Y1 Y3 E A 1 A 0 (b) 74HC138(74LS138)集成译码器 引脚图 逻辑图 74HC138是3线—8线译码器,有3位二进制输入A2、A1、A0,8个输出信号Y0~Y7,输出低电平有效。设置E3、E2、E13个使能输入端,为电路功能的扩展提供方便。 利用3线—8线译码器可以构成4线—16线、5线—32线、6线—64线译码器。 74HC138集成译码器功能表 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × A2 E3 输 出 输 入 A1 A0 由功能表可知,当E3=1,且E2=E1=0时,译码器处于工作 状态。 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × A2 E3 输 出 输 入 A1 A0 74HC138逻辑图 例1:已知下图所示电路的输入信号的波形试画出译码器输 出的波形。 (c)译码器的应用 将输出端与输入端、使 能端的状态一一对应, 结合74HC138的功能表,逐列作出输出的波形。 例2:用一

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档