第4章并行端口讲解.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 AT89S51片内并行端口的 原理及编程 1 4个双向的8位并行I/O端口:P0~P3,它们的输出锁存器属于特殊功能寄存器。 4个端口可以按字节和位寻址。 2 4.1 AT89S51的并行I/O端口的结构及工作原理 双功能的8位并行端口,字节地址为 80H,位地址为80H~87H。 3 4.1.1 P0口 图4-1 P0口某一位的位电路结构 1.位电路结构 P0口某位的电路包括: (1)一个数据输出锁存器,用于数据位锁存。 (2)两个三态数据输入缓冲器,分别是用于读锁存器的输入缓冲器BUF1和读引脚的输入缓冲器BUF2。 (3)一个多路转接开关MUX,一个输入来自锁存器的端,另一输入为地址/数据信号的反相输出。MUX由“控制”信号控制,实现锁存器的输出和地址/数据信号之间的转接。 (4)数据输出的控制和驱动电路,由两个场效应管(FET)组成。 4 (1)P0口用作地址/数据总线 当外扩存储器或I/O时,P0口分时复用为地址/数据总线使用。 当作为地址或数据输出时,“控制”信号为1。 5 2.P0口工作过程分析 1 1 1 1 0 导通 截止 5 1 0 0 0 1 截止 导通 推挽输出 (1)P0口用作地址/数据总线 当作为数据输入时,仅从外部读入信息,“控制”信号为0。 6 2.P0口工作过程分析 1 1 1 1 0 导通 截止 6 0 CPU自动写入1 0 0 0 截止 截止 高阻 数据输入 (2)P0口用作通用I/O口 当作为通用I/O口时,“控制”信号为0,要外接上拉电阻。 7 2.P0口工作过程分析 0 数据 写脉冲 0 截止 数据 (2)P0口用作通用I/O口 输入时:“读引脚”和“读锁存器” 8 2.P0口工作过程分析 0 数据 读锁存器 0 截止 0 数据 读引脚 0 截止 数据 0 截止 P0口为双功能口——地址/数据复用口和通用I/O口。 当P0口用作地址/数据复用口时,是一个真正的双向口,输出低8位地址或输出/输入8位数据。 当P0口用作通用I/O口时,是一个准双向口。 用作输入时,应首先向锁存器写1。 单片机复位后,锁存器自动被置1; 当P0口由原来的输出状态转变为输入状态时,应首先置锁存器为1,方可执行输入操作。 9 3.P0口的特点 单功能I/O口,字节地址为 90H,位地址为 90H~97H。 10 4.1.2 P1口 图4-2 P1口某一位的位电路结构 2.工作过程分析 P1口只能作为通用的I/O口使用。 P1口作为输入口时,分为“读锁存器”和“读引脚”两种方式。 P1口有内部上拉电阻,为准双向口。“读引脚”输入时,必须先向锁存器写入1。 11 P2口是一个双功能口,字节地址为A0H,位地址为 A0H~A7H。 12 4.1.3 P2口 图4-3 P2口某一位的位电路结构 工作过程分析 (1)P2口用作地址总线 在内部控制信号作用下,MUX与 “地址”接通。当“地址”线为0时,场效应管导通,P2口引脚输出0;当“地址”线为1时,场效应管截止,P2口引脚输出1。 (2)P2口用作通用I/O 在内部控制信号作用下,MUX与 锁存器的Q端接通。CPU输出1时,Q=1,场效应管截止,P2.x引脚输出1;CPU输出0时,Q=0,场效应管导通,P2.x引脚输出0。 输入时,分为“读锁存器”和“读引脚”两种方式。 13 3.P2口的特点 作为地址输出线使用时,P2口可以输出外部存储器的高8位地址,与P0口输出的低8位地址一起构成16位地址,可以寻址64KB的地址空间。 作为通用I/O口使用时,P2口为一个准双向口。功能与P1口一样。 P2口作为高8位地址总线使用时就不能再作为通用I/O口。 14 P3口电路中增加了引脚的第二功能, P3口的每一位都可以分别定义为第二输入功能或第二输出功能。P3口的字节地址为B0H,位地址为B0H~B7H。 15 4.1.4 P3口 图4-4 P3口某一位的位电路结构 2.工作过程分析 (1)P3口用作第二输入/输出功能 选择第二输出功能时,锁存器置“1”,“与非门” 开启。当第二输出为1时,场效应管截止,P3.x引脚输出为1;当第二输出为0时,场效应管导通,P3.x引脚输出为0。 16 选择第二输入功能时,锁存器和第二输出功能端均应置1,保证场效应管截止,P3.x引脚的信息由输入缓冲器BUF3的输出获得。 (2)P3口用作第一功能——通用I/O口 第二输出功能端应保持高电平,“与非门”为开启状态。CPU输出1时,Q=1,场效应管截止,P3.x引脚输出为1;CPU输出0时,Q=0,场效应管导通,P3.x引脚输出为0。 用作第一功能通用输入时,P3.x位的输出锁存器和第二输出功能均应置1,场效应管截止,P3.x

文档评论(0)

***** + 关注
实名认证
文档贡献者

我是自由职业者,从事文档的创作工作。

1亿VIP精品文档

相关文档