LPC的中断控制器.docVIP

  • 8
  • 0
  • 约1.52千字
  • 约 3页
  • 2017-03-26 发布于江苏
  • 举报
LPC的中断控制器

1. 引言 内置嵌套向量中断控制器(NVIC) Cortex-M0的一个重要组成部分. 它与CPU处理器内核紧密耦合允许低延迟中断,和对迟到中断的有效处理。 2. NVIC特征 。NVIC是ARM Cortex-M0的一个重要组成部分 ? 紧耦合的中断延迟? 可控制系统异常及外设中断 ? 在LPC111x中的 NVIC 支持32路向量中断 ? 4个可编程中断优先级硬件优先级屏蔽 ?? 可产生软件中断 3. 中断源 表 5–51列出了每一个外设中断源的功能。 每一个外设可能有一个或多个到中断向量控制器的中断线。 每一条中断线可代表一个以上的中断源,除非从ARM公司获得确定的标准,否则连接线的位置是没有优先级和重要性可言的。 表5- 51. 中断源向量中断控制器 异常 编号 向量 偏移 功能 标志 0~12 逻辑唤醒中断 每一个中断都连接到一个端口(PIO)上,作为输入将MCU从深度睡眠中唤醒; 中断0到11对应PIO0_0~11引脚,中断12对应PIO1的第0脚。 见 表 3–34. 13 - 保留 14 SPI/SSP1 Tx FIFO 半满 Rx FIFO 半空 Rx 超时 Rx 溢出 15 I2C SI (状态更改) 16 CT16B0 匹配 0 - 2 捕获 0 17 CT16B1 匹配 0 - 1 捕获 0 18 CT32B0 匹配 0 - 3 捕获 0 . 第 5章: LPC111x 中断控制器 表 51. 中断源向量中断控制器 异常 编号 向量 偏移 功能 标志 19 CT32B1 匹配 0 - 3 捕获 0 20 SPI/SSP0 Tx FIFO 半满 Rx FIFO 半空 Rx 超时 Rx 溢出 21 UART 接收线状态(RLS) 发送保持寄存器空 (THRE) Rx 可用数据 (RDA) 字符超时指示(CTI) 结束自动波特率 (ABEO) 自动波特率超时 (ABTO) 22 - 保留 23 - 保留 24 ADC A/D 转换结束 25 WDT 看门狗中断(WDINT) 26 BOD 掉电检测 27 - 保留 28 PIO_3 GPIO_3 中断 29 PIO_2 GPIO_2 中断 30 PIO_1 GPIO_1 中断 31 PIO_0 GPIO_0 中断 DRAFT UM10398 NXP Semiconductors

文档评论(0)

1亿VIP精品文档

相关文档