计数、译码、显示与简易数字钟插板讲述.ppt

计数、译码、显示与简易数字钟插板讲述.ppt

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计数、译码、显示与多功能数字钟 三、数字钟的组成框图 四、实验原理---时、分、秒计数器 分和秒计数器都是模M=60的计数器 其计数规律为00—01—…—58—59—00… 时计数器是一个24进制计数器 其计数规律为00—01—…—22—23—00… 即当数字钟运行到23时59分59秒时,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显示为00时00分00秒。 CD4511七段显示译码器 真值表 译码显示电路 当数字钟接通电源或者计时出现误差时,需要校正时间(或称校时) 校时是数字钟应具备的基本功能。一般电子手表都具有时、分、秒等校时功能 为使电路简单,这里只进行分和小时的校时 5. 仿广播电台正点报时电路的设计 5. 仿广播电台正点报时电路的设计 芯片管脚图 封面:实验名称,系,班,姓名,学号,指导教师 实验名称 实验任务及要求 电路的设计过程: 组成框图、工作原理 单元电路设计 调试过程: 调试步骤 调试中碰到的问题及解决方法 最后观察到的实验结果 实验的收获、体会与改进建议(含对实验课程看法) * 一、实验目的 二、实验任务 三、数字钟的组成框图 五、实验报告要求 四、实验原理 一、实验目的 掌握中规模集成计数器CC40161的逻辑功能。 掌握计数、译码、显示电路的实现与调试方法。 掌握小规模数字系统装调方法。 采用中规模集成电路设计完成数字钟基本功能及扩展功能。 基本功能 1. 具有“秒”、“分”、“时”计时的功能,小时按计数器按24小时制; 2. 具有校时功能,能对“分”和“时”进行调整; 3. 具有手动输入设置定时闹钟的功能。 二、实验任务 扩展功能(选做3分) 1. 仿广播电台整点报时: 在59分(51、53、55、57)秒发出低音500Hz信号,在59分59秒时发出一次高音1kHz信号,音响持续1秒钟,在1kHz音响结束时刻为整点。 2. 报整点:几点敲几下。 其他功能:如显示日期等(可加分) 二、实验任务 数字钟电路系统由主体电路和扩展电路两大部分所组成 秒计数器计满60后向分计数器进位 分计数器计满60后向小时计数器进位 小时计数器按照“24进制”规律计数 计数器的输出经译码器送显示器 计时出现误差时可以用校时电路进行校时、校分、校秒 扩展电路必须在主体电路正常运行的情况下才能实现功能扩展 4位二进制同步加计数器 表5.21.4 74LS161功能表 74LS161的逻辑功能 异步清零 使能: 保持/计数 数据输入置数 进位 同步置数 ET=CTTCTP CO=Q3Q2Q1Q0 ET CP 操作状态 0 x x x 清除 1 0 ? x 预置 1 1 ? 0 保持 1 1 ? 1 计数 (p161) 161的时序波形图 构成任意进制计数器的方法 利用同步预置?清零 利用异步清零 优点: 清零可靠 输出没有毛刺 缺点: 1010会出现几百纳秒,引起误动作,输出有毛刺 构成多位计数器的级联方法 优点:简单;缺点:速度较慢 六十进制计数器----串行进位(异步) 六进制计数器 十进制计数器 特点:低位计数器的进位信号控制高位计数器的使能端----超前进位 优点:速度较快;缺点:较复杂 构成多位计数器的级联方法 六十进制计数器----并行进位(同步) Top View Display 灯测试 灭灯 锁存 与74LS48管脚基本兼容 A3 ? A0 ? A1 ? A2 ? 灯测试 灭灯 译码 输出 保持 锁存 共阴七段显示器 公共限流电阻 数字钟主体电路的设计参考 1.振荡器的设计:振荡器为数字钟提供时钟源。 可选用NE555构成多谐振荡器,使振荡频率f=1Hz,电路参数如图所示。输出端正好可得到1Hz的标准脉冲。 f=1.43/(RP+R1+R2)C1 2、秒、分计数器的设计 分计数器是模为60的计数器,其计数规律为00-01…-58-59-00…,选CD40161作六、十进制计数器,再将它们级联组成模数为60的计数器。 并行进位(同步) 数字钟主体电路的设计参考 时计数器有12和24进制两种方式,可任选一个。 A、当数字钟运行到12时59分59秒时,分的个位计数器再输入一个时钟脉冲时,数字钟应自动显示为01时00分00秒。 B、当数字钟运行到23时59分59秒时,分的个位计数器再输入一个时钟脉冲时,数字钟应自动显示为00时00分00秒。 可选两片CD40161级联组成12或模24的计数器构成时计数器。 3、时计数器 数字钟主体电路的设计参考 对校时电路的要

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档