基于FPGA多功能頻率计的设计书.docxVIP

  • 5
  • 0
  • 约3.11万字
  • 约 46页
  • 2017-03-31 发布于上海
  • 举报
基于FPGA多功能頻率计的设计书

基于FPGA的多功能频率计的设计 学 生: 学 号: 指导老师: 专 业: 通信工程 完成年月: 2013年06月 (此页封面用统一模板,到时会通知学生) 目录 摘要 3 Abstract 4 第一章 绪论 5 1.1 研究背景及意义 5 1.2 论文的研究内容及结构安排 5 第二章 频率测量原理概述 7 2.1 开发平台及FPGA/CPLD简介 7 2.1.1 Quartus II简介 7 2.1.2 FPGA/CPLD简介 7 2.2 数字频率计工作原理概述 8 2.3 测频方法及误差分析 10 2.3.1 常用测频方案 10 2.3.2 等精度测频原理 11 2.3.3 误差分析 12 2.4 本章小结 13 第三章 等精度频率计的系统设计与功能仿真 14 3.1 系统的总体设计 14 3.2 信号源模块 16 3.2.1 预分频 16 3.2.2 分频模块 17 3.3 按键控制模块 19 3.4 测频控制信号模块 20 3.5 锁存器 21 3.6 计数器模块 22 3.7 周期模块 23 3.8 显示模块 26 3.8.1 数据选择器 26 3.8.2 数码管显示驱动 26 3.9 本章小结 27 第四章 总体设计验证 28 第五章 总结与展望 30 致谢 31 参考文献 32 附录

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档