数电----编码译码电路设计.docVIP

  • 86
  • 0
  • 约2.9千字
  • 约 10页
  • 2017-04-06 发布于江苏
  • 举报
数电----编码译码电路设计

实验三 编码、译码、寄存逻辑电路设计 一、实验目的与要求 1.掌握加法器、译码器、编码器、数据选择器的逻辑功能和应用方法。 2.掌握寄存器的逻辑功能及应用方法。 3.熟悉利用中、小规模集成电路的设计方法。 二、实验仪器及器件: 电子元器件: 74148 优先编码器 7447 七段显示的译码器 74LS138 3线8线译码器 74LS151 8选1数据选择器 74LS153 4选1数据选择器 74LS85 4位数值比较器 74LS175 四位寄存器 三、实验内容 实验任务一: 仿真实现74148 优先编码器和7447 七段显示的译码器功能的测试 1)利用74148 优先编码器和7447 七段显示的译码器连接电路。 编码-译码电路 2) 运行电路,实现开关位置检测和显示功能 3)掌握译码器、编码器的基本功能和应用方法。 译码器:基本功能是用输出状态表示输入代码,即将一种数码转换成另一种数码。通常分为地址译码器和显示译码器两大类型。 地址译码器:输入信号是一组位二进制代码,而在路输出信号中,仅有唯一的一路与该时刻输入代码相对应的输出信号处于有效状态。 显示译码器:是将输入的位二进制代码转换成一组与之对应的用于驱动显示字符信息的电路。 编码器:基本逻辑功能是把输入的每个高、低电平信号编成对应的二进制代码。 实验任务二: 仿真实现寄存器功能测试 1)连接仿真电路,运行电路,

文档评论(0)

1亿VIP精品文档

相关文档