网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电子技术基础(Liu)-Chapter3-组合逻辑电路详解.ppt

数字电子技术基础(Liu)-Chapter3-组合逻辑电路详解.ppt

  1. 1、本文档共111页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
输入 输出 显示 RBI EN RBO X x x 0 x x x x △ 1 1 1 1 1 1 1 8 X x 0 1 x x x x △ 0 0 0 0 0 0 0 1 0 1 1 0 0 0 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 0 1 1 1 1 1 1 0 0 X 0 1 1 0 0 0 1 0 0 1 1 0 0 0 0 1 X 0 1 1 0 0 1 0 0 1 1 0 1 1 0 1 2 X 0 1 1 0 0 1 1 0 1 1 1 1 0 0 1 3 X 0 1 1 0 1 0 0 0 0 1 1 0 0 1 1 4 X 0 1 1 0 1 0 1 0 1 0 1 1 0 1 1 5 X 0 1 1 0 1 1 0 0 1 0 1 1 1 1 1 6 X 0 1 1 0 1 1 1 0 1 1 1 0 0 0 0 7 X 0 1 1 1 0 0 0 0 1 1 1 1 1 1 1 8 X 0 1 1 1 0 0 1 0 1 1 1 1 0 1 1 9 X 0 1 1 1 0 1 0 0 0 0 0 0 0 0 0 0 ∫ 0 1 1 1 1 1 1 X 1 1 1 x x x x △ x x x x x x x * 14513 功 能 表 a---g段驱动 卡诺图 a b c d e f g DP a g f COM b c e d COM DP 图 BCD-七段显示译码器逻辑图 附加控制电路用于扩展电路功能。 灯测试输入 : 灭零输入 : 灭灯输入/灭零输出 : 当 时,驱动数码管的七段同时点亮,以检查该数码管各段能否正常发光。平时应置为高电平。 目的:为了能把不希望显示的零熄灭。 使 可使本来应该显示的0熄灭。 这是一个双功能的输入/输出端,作为输入时,称灭灯输入控制端。只要 ,数码管熄灭;作为输出端使用时,称灭零输出端,只有当A3=A2=A1=A0=0,而且有灭零输入信号 ( )时, 才会给出低电平。因此, 表示译码器已将本来应该显示的零熄灭了。 灯测试输入端 最高优先权 消隐输入端 次优先权 数据锁存输入端 灭零输入端 引脚排列图 灭零输出端 BCD-七段锁存/译码/驱动器 14513 有灭零控制功能的8位数码显示系统 由于灭零输入端接低电平时灭零,故正常显示时需接+Vcc 共阳极LED数码管与译码器接线图 (2)共阳LED数码管显示译码器 液晶七段数码显示译码器 BI LE M D3D2D1D0 功能(Ya~Yg) 1 X * X 消 隐 0 1 * 0000~1001 显示0~9 0 1 * 1010~1111 不显示 0 0 * X 锁 存 14543 BCD-七段码液晶驱动器功能表 显示方式控制端 当M=0时,用于驱动共阴LED数码管,这时译码输出Yi为高电平; 当M=1时,用于驱动共最LED数码管, Yi输出为低电平; 当用于液晶显示时,应从M端加30~200方波,则Yi输出为反相的方波,且M端方波与LCD公共电极相连,因而驱动其段码显示. (3)液晶七段数码显示译码器 3.4.3 多位加法器 半加器   Half Adder,简称 HA。它只将两个 1 位二进制数相加,而不考虑低位来的进位。 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 0 Ci Si Bi Ai 输 出 输 入 Ai Bi Si Ci CO ∑ (一) 加法器基本单元全加器   Full Adder,简称FA。能将本位的两个二进制数和邻低位来的进位数进行相加。 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 Ci Si Ci-1 Bi Ai 输 出 输 入 Ai Bi Si Ci CO ∑ CI Ci-1 (二)多位加法器 实现多位加法运算的电路   其低位进位输出端依次连至相邻高位的进位输入端,最低位进位输入端接地。因此,高位数的相加必须等到低位运算完成后才能进行,这种进位方式称为串行进位。运算速度较慢。   其进位数直接由加数、被加数和最低位进位数形成。各位运算并行

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档