- 1、本文档共54页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
38086微型计算机体系结构改汇编
主要内容 第三章 8086/8088微型计算机体系结构
8086/8088CPU 的组成
EU和BIU的作用
内部寄存器的分类、名称及功能
8086/8088系统存储器的分段、物理地址的形成和堆栈的概念;
系统配置及工作时序。
第三章 8086/8088微型计算机体系结构
主要内容:
重点: 8086CPU 的组成、内部寄存器名称及功能、8086/8088系统存储器的分段、物理地址的形成和堆栈的概念;
难点:工作时序
8086内部结构 第三章 8086/8088微型计算机体系结构
微处理器的性能指标:
(1)字长:是微处理器在交换、加工、存储信息时,其信息位的最基本的长度。与数据总线的根数和内部寄存器、运算器的位数相同,表明运算精度和数据处理的速度。
(2)主频、外频、倍频:主频是微处理器的时钟频率,它决定了微处理器的处理速度;外频是指系统总线的工作频率,即主板的工作频率,它可以衡量微型计算机外设的工作速度;而倍频则是指微处理器外频与主频相差的倍数。
(3)地址总线的宽度:决定微处理器可以直接访问的存储器物理空间,对于8086/8088微处理器,地址线的宽度为20位,最多可以直接访问1MB的物理空间。
(4)主存容量:指主存储器中RAM和ROM的容量总和,是衡量微型计算机处理数据能力的一个重要指标。
(5)高速缓存:高速缓存(Cache)也是影响微处理器性能的一个重要因素,在微处理器中内置高速缓存可以提高微处理器的运行效率。Cache的存取速度与微处理器的主频相匹配。
8086内部结构 第三章 8086/8088微型计算机体系结构
第一节 8086/8088微处理器的内部结构
8086微处理器
使用+5V电源,
40条引脚双列直插式封装(DIP--Dual In-line Package) ,
时钟频率为5MHz~10MHz,
基本指令执行时间为0.3μs~0.6μs;
有16根数据线和20根地址线,可直接寻址的内存地址空间达lMB。
8086微处理器的特点是:
通过设置指令队列缓冲器,实现并行流水线工作方式;
对内存空间实行分段管理,将内存分为4类段并设置了段寄存器,以实现对1MB空间的寻址;
支持多处理器系统;
有最小和最大两种工作模式。
8086内部结构 第三章 8086/8088微型计算机体系结构
8086与8088的主要区别:
8086为典型的16位的微处理器,它具有16位的内部数据总线和16位的外部数据总线。
8088却具有16位的内部数据总线和8位的外部数据总线,因而称为准16位机。
相同之处:
均具有20位地址总线,可寻址的内存地址空间为1M字节,可寻址的I/O 地址空间为64k字节,二者具有完全兼容的指令系统等。
8086内部结构 第三章 8086/8088微型计算机体系结构
8086 CPU 由两个独立的功能部件构成,它们是:
指令执行部件EU(Execution Unit)([英][?eks?kju:?n][美][??ks??kju??n])
总线接口部件BIU(Bus Interface Unit) 两者可并行操作。
8086内部结构 第三章 8086/8088微型计算机体系结构
1、EU (Execution Unit)执行单元:[eksikju:??n]
(1)、 功能:负责指令执行和形成访问存储器或I/O端口的有效地址。
(2)、 组成:
4个通用寄存器:AX(Accumulator register)、BX(base register)、 CX、DX([英][??kju:mj?le?t?(r)][美][??kjumj??let?])
4个专用寄存器:BP、SP、SI、DI
标志寄存器(FR, 或PSW):
9个标志位,其中6个条件标志位用于存放结果状态。
算术逻辑单元ALU(Arithmetic Logic Unit) :[英][??r?θm?t?k]
16 位加法器,用于对寄存器和指令操作数进行算术或逻辑运算。
EU 控制系统:
接受从总线接口单元的指令队列中取来的指令代码,对其译码;
向 EU 内各有关部分发出时序命令信号—定时控制信号;
协调执行指令规定的操作。
8086内部结构 第三章 8086/8088微型计算机体系结构
2、总线接口单元 BI
文档评论(0)