第7章FPGACPLD硬件结构与工作原理综述.pptVIP

第7章FPGACPLD硬件结构与工作原理综述.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第七章 FPGA/CPLD 硬件结构与工作原理 电子科学与工程学院 2 课程内容 一、PLD基础 二、FPGA/CPLD结构与工作原理 三、FPGA/CPLD配置编程方法 四、PLD选择原则及供货商 3 概念: PLD: Programmable Logic Device 20世纪70年代发展起来的新型逻辑器件,是一种通用型器件; 带给数字系统设计革命性的变化。 4 发展历程: 70年代 80年代 90年代 PROM 和PLA 器件 PAL 器件 GAL器件 FPGA器件 EPLD 器件 CPLD器件 内嵌复杂 功能模块 的SOPC 本世纪 5 分类:按编程技术 一次性编程 可多次编程 一次性编程采用熔丝工艺制造,在编程后不能修改。一次性编程器件不适合在数字系统的研制、开发和实验阶段使用。 多次编程器件大多采用场效应管作为开关元件,采用EPROM、E2PROM、FLASH或SRAM制造工艺生成编程元件,实现器件的多次编程。 6 分类:按集成密度 PLD 低密度PLD 高密度PLD PROM PLA PAL GAL EPLD CPLD FPGA 7 分类: 乘积项结构:CPLD 查找表结构:FPGA 8 基本布局图: 9 流程图: 输入 缓冲 电路 与 阵 列 或 阵 列 输出 缓冲 电路 输入 输出 电路符号表示: PLD阵列线连接表示 固定连接 可编程连接 可编程断开 电路符号表示: PLD的互补输入缓冲 电路符号表示: F=ABD PLD中与阵列表示 A B C D 电路符号表示: PLD中或阵列的表示 ≥1 A F=A+B+D B C D PROM:逻辑阵列结构 其逻辑函数是: 举例:用PROM完成半加器逻辑阵列 PLA:逻辑阵列示意图 PAL:逻辑阵列示意图 PAL结构 PAL的常用表示 GAL:Generic Array Logic GAL从结构上可分为两类:一类是类似PAL结构,即“与”阵列可编程而“或”阵列固定,如GAL16V8、GAL20V8等;另一类类似PLA结构,则“与”阵列和“或”阵列可同时编程,如LATTIC 公司的GAL39V8。 输出逻辑宏单元OLMC 与阵列 输入缓冲电路 输入时钟 OLMC(Output Logic Macro Cell) 总结 : 类型 与阵列 或阵列 输出电路 PROM 固定 可编程 固定 PLA 可编程 可编程 固定 PAL 可编程 固定 固定 GAL 可编程 固定 可配置 定义 : CPLD : Complex Programmable Logic Device FPGA : Field Programmable Gate Array CPLD:基于乘积项结构 是由GAL发展而来; 采用E2PROM(Electrical Erasable Programmable ROM)工艺。 举例: MAX 2系列 FPGA:基于查找表结构 多路选择器 举例: Cyclone 2系列 37 CPLD与FPGA的比较: CPLD适合完成组合逻辑,FPGA适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。 38 CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。 39 在编程上FPGA比CPLD具有更大的灵活性,CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部布线来编程。 40 CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。 41 CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的;而FPGA是门级编程,并且CLB之间采用分布式互联。 42 FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。 CPLD保密性较好,FPGA保密性较差。 一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。 43 编程下载方式比较: 传统 现在 44 ISP( In System Programmable ): 45 46 JTAG :边界扫描技术由来 印制电路板越来越小,密度和复杂程度越来越来高; 传统的外探针测试法测试焊接在电路板上的器件难以实现。 47 JTAG :边界扫描技术提出 20世纪80年代,联合测试行动组开发了IEEE1149.1边界扫描测试技术规范。

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档