数字电路基础实验答案.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数 字 电 路 基 础;实验一认识实验 一、实验目的 1、掌握双踪示波器和方波发生器的使用方法。 2、掌握脉冲波形的测量。 3、分析RC微分、积分电路输出波形与时间常数输入方波频率关系。; 要点:必须正确使用方波发生器。 难点:利用示波器观察到正确的微积分波形。; 二、实验设备 万用表 示波器 方波发生器 RC电路板 ; ; 有两种逻辑体制: 正逻辑体制规定:高电平为逻辑1,低电平为逻辑0。 负逻辑体制规定:低电平为逻辑1,高电平为逻辑0。 如果采用正逻辑,图1.1.1所示的数字电压信号就成为下图所示逻辑信号。 ;数字信号的主要参数 ; 下图所示为三个周期相同(T=20ms),但幅度、脉冲宽度及占空比各不相同的数字信号。;三、实验内容及步骤 ;实验操作;观察波形填表;;实验2 集成逻辑门电路;二、实验设备;三、实验内容及步骤;连线原理图;多余输入端的处理 ;表二;2、74S64引脚图;1;测试电路逻辑功能; ;四、实验报告 ;实验3 组合电路实验;二、实验设备;三、实验内容及步骤;2、完成半加器测试填表;加法器;如果想用与非门组成半加器,则将上式用代数法变换成与非形式:;2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。;根据逻辑表达式画出全加器的逻辑电路图: ;实验小结;表3-1;3、完成全加器测试填表; ; ; 第五章 触发器;触发器有两个互补的输出端, ;2.用或非门组成的基本RS触发器;二、 同步RS触发器;2.逻辑功能;5.4 集成触发器;;基本触发器的特点总结:;实验小结;3.集成二进制计数器举例;① 异步清零。;三、集成计数器的应用;(2)异步级联 例:用两片74191采用异步级联方式构成8位二进制异步可逆计数器。;二、实验设备 1.示波器:cs-1022。 2.万用表。 3.数字实验箱 ;1.计数器74LS161 74LS161是功能较强的TTL集成计数器,具有二进制、十进制加/减及预置数功能。实验中应特别注意:输入脉冲幅度不能高于电源电压;不用的输入端不能悬空,必须按要求接地或接+5V。 ;清零 ; 2.译码器74LS47;三、实验内容与步骤:;???数脉冲;2.十进制递增计数器 (1)将74LS161的B/D端接地,U/D端接+5V。 (2)在CP端输入单次脉冲,观察数码管显示。 (3)在CP端输入1KHz连续脉冲,用示波器观察并记录CC4029各Q端波形。;用74LS161同步四位二进制加法计数器构成的计数电路如图,试分析说明为几进制计数。;五、实验报告 1.画出实验电路,作出计数器实测功能表。 2.绘出实测的二进制递增、十进制递增计数器的工作波形。 ?;实验6 555定时器的应用;二、实验设备 1.示波器:cs-1022。 2.数字万用表。 3.数字实验箱 ;1.用555定时器构成多谐振荡器;(2)测量振荡频率的范围:调RW测量振荡周期Tmin、Tmax,并计算相应的?min和?max。 ;2.用555定时器构成单稳态触发器;(3)用示波器测量出输出脉宽TW的值。;四、实验报告 1.整理实验数据及结果,绘出实测波形图。 2.将实测值与理论值比较,分析误差原因。 ?;

文档评论(0)

***** + 关注
实名认证
内容提供者

我是自由职业者,从事文档的创作工作。

1亿VIP精品文档

相关文档