- 1、本文档共91页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第六章 总线系统2015年
;6.1 总线的概念和结构形态;6.1.1 总线的基本概念;6.1.1 总线的基本概念;;;;6.1.2 总线的连接方式;单总线结构如下图所示;2.多总线结构;2.多总线结构;6.1.4 总线的内部结构;早期总线的内部结构;当代总线的内部结构;当代总线的内部结构;;6.1.5 总线结构实例;pentium计算机主板的总线结构框图;;;;;6.2 总线接口;6.2.1信息的传送方式;1.串行传送;1.串行传送;;;;6.2.2 接口的基本概念;6.2.2 接口的基本概念;;;;6.3总线的仲裁、定时和数据传送模式 ;6.3.1 总线的仲裁 ;(1) 链式查询方式;(1) 链式查询方式;(1) 链式查询方式;(2)计数器定时查询方式;(2)计数器定时查询方式;(2)计数器定时查询方式;(3)独立请求方式;(3)独立请求方式;(3)独立请求方式;2.分布式仲裁;2.分布式仲裁;2.分布式仲裁;2.分布式仲裁;6.3.2总线的定时 ;1.同步定时;1.同步定时;2.异步定时;2.异步定时;2.异步定时;不互锁;Handshaking Protocol(握手协议);;; 从时序图看出,该总线采用异步定时协议。
当某个设备请求使用总线时,在该设备所属的请求线上发出申请信号BRi(1)。
CPU按优先原则同意后给出授权信号BGi作为回答(2)。
BGi链式查询各设备,并上升从设备回答SACK信号证实已收到BGi信号(3)。
CPU接到SACK信号后下降BGi作为回答 (4) 。
在总线“忙”标志BBSY为“0”情况该设备上升BBSY,表示该设备获得了总线控制权,成为控制总线的主设备(5) 。;;6.5 HOST总线和PCI总线;6.4.1多总线结构;6.4.1多总线结构 ;6.4.1多总线结构 ;;;;6.5 InfiniBand标准;;一、选择题;;;;;二、填空题;;2009年考研试题;2010年考研试题;2011年考研试题;2012年考研试题; 例:假设某存储器总线采用同步通信方式,时钟频率为50MHz 时钟,每个总线事务以突发方式传输8 个字,以支持块长为8 个字的Cache 行读和Cache 行写,每字4 字节。对于读操作,访问顺序是1 个时钟周期接受地址,3 个时钟周期等待存储器读数,8 个时钟周期用于传输8 个字。对于写操作,访问顺序是1 个时钟周期接受地址,2 个时钟周期延迟,8 个时钟周期用于传输8 个字,3 个时钟周期恢复和写入纠错码。对于以下访问模式,求出该存储器读/写时在存储器总线上的带宽。;问: ① 全部访问为连续的读操作;
② 全部访问为连续的写操作;
③ 65%的访问为读操作,35%的访
问为写 操作。
;解:
① 8 个字用1+3+8=12 个周期,故8×4B/(12×1/50M) = 133.3 MB/s.
② 8 个字用1+2+8+3=14 个周期,故8×4B/(14×1/50M) = 114.3 MB/s.
③ 133.3×65% + 114.3×35%
= 126.7MB/s.
用另外一种计算方式结果差不多:8x4B/((12x65%+14x35%)x1/50M)
= 126 MB/s;2013年研究生统考试题; 请回答下列问题,要求给出理由或计算过程。
(1)CPU和总线的时钟周期各为多少?总线的带宽为多少?
(2)Cache缺失时,需要用几个读突发传送总线事务来完成一个主存块的读取?
(3)存储器总线完成一次读突发传送总线事务所需的时间是多少?
(4)若程序BP执行过程中,共执行了100条指令,平均每条指令需要进行1.2次访存,Cache缺失率为5%,不考虑替换等开销,则BP的CPU执行时间是多少?;解:;(3)一次读突发传送总线事务包括一次地址传送和32字节数据传送。
每次读突发中,用1个总线时钟周期传输地址和命令,并采用8体交叉方式访问主存(每个存储体访问1次)。
第一个存储体内部数据准备时间为40ns,其余7个存储体的内部数据准备时间与第一个存储体重叠;再用8个总线时钟周期传输数据。
故一次读突发传送总线事务所需的时间是:
5ns+40ns+8×5ns = 85ns;(4)BP的CPU执行时间包括cache缺失时等待访问主存的额外开销及CPU从cache中读取数据并执行指令的时间。
cache缺失时等待访问主存的额外开销:
1.2×100×5%×85ns = 510ns
不论cache命中与否,
您可能关注的文档
最近下载
- DBJ540001-2018:西藏自治区绿色建筑设计标准.pdf VIP
- 二级建造师考试《公路实务》考前知识点梳理.pdf VIP
- Hikvision UD36505B_海康威视磐石7系列网络存储设备_用户手册_20240205说明书.pdf VIP
- 山东开泰化工股份有限公司调试报告.doc
- 瓶装液化气送气工培训.pptx VIP
- 雅马哈调试流程(2).pptx
- 2021-2022学年安徽省合肥市瑶海区五年级(上)期末数学试卷 .pdf VIP
- 营养搭配师职业生涯规划书.pptx VIP
- 2023-2024学年湖北省襄阳市、黄石市、宜昌市、黄冈市部分学校高二上学期期末考试数学试题+答案解析.pdf VIP
- 2023年四川省遂宁市中考语文真题(解析版).pdf VIP
文档评论(0)