- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于ARM+FPGA的重构控制器设计的论文.doc
基于ARM+FPGA的重构控制器设计的论文
摘 要:为满足可重配置系统的灵活性要求,介绍了一种“arm处理器+fpga”结构的重构控制器的设计,提出由arm微处理器通过模拟jtag接口的fpga在系统配置目标可编程器件的方法。给出系统设计的硬件结构,并详细介绍了jtag在系统配置fpga的时序要求,以及在此结构中如何利用ieee jtag 1149.1边界扫描测试技术和描述jtag总线标准的xsvf格式配置文件来实现对目标可编程器件进行在系统配置。
关键词:jtag接口;fpga;重构;xsvf格式
中图分类号:tp29文献标识码:a
文章编号:1004-373x(2010)01-195-03
design of reconfigurable controller based on arm and fpga
zhang baoli,gong longqing,fang chao
(no.771 research institute of casc,xi′an,710054,china)
abstract:the design of reconfigurable controller based on arm and fpga is introduced.the method of fpga configuration ode using arm processor .system structure and function are discussed,the timing using ieee jtag 1149.1 mode and xsvf form configuration files to configurate fpga on the system.
key 工艺的fpga 都可以实现重构,利用硬件复用原理,本文设计的可重构控制器采用arm核微控制器作为主控制器,以fpga芯片作为协处理器配合主控制器工作。用户事先根据需求设计出不同的配置方案,并存储在重构控制器内部的存储器中,上电后,重构控制器就可以按需求将不同设计方案分时定位到目标可编程器件内,同时保持其他部分电路功能正常,实现在系统灵活配置,提高系统工作效率。
1 svf格式配置文件
很多嵌入式系统中都用到了fpga/cpld等可编程器件,在这些系统中利用svf格式配置文件[1]就可以方便地通过微控制器对可编程器件进行重新配置。目前可编程芯片厂商的配套软件都可以生成可编程器件的svf格式配置文件,串行矢量格式(svf)是一种用于说明高层ieee 1149.1(jtag)总线操作的语法规范。svf由texas instruments开发,并已成为数据交换标准而被teradyne,tektronix等jtag测试设备及软件制造商采用。xilinx的fpga以及配置prom[2]可通过jtag接口中tap控制器接收svf格式的编程指令。由于svf文件由ascii语句构成,它要求较大的存储空间,并且存储效率很低,无法胜任嵌入式应用。为了在嵌入式系统中充分利用其有限的存储空间,并不直接利用svf文件对可编程器件进行在系统编程[3],而是将svf文件转换成另一种存储效率比较高的二进制格式的文件,把它存储在数据存储器中。xilinx公司提供用于创建器件编程文件的impact工具,该工具随附于标准xilinx isetm软件内。impact软件能自动读取标准的bit/mcs器件编程文件,并将其转换为紧凑的二进制xsvf格式。
本设计是基于“arm处理器+fpga”结构的重构控制器,重构控制器中的fpga能够根据arm处理器传送来的命令,对目标可编程器件jtag接口进行控制,并负责解译xsvf格式的配置文件信息,生成xilinx器件所用的编程指令、数据和控制信号(tms,tdi,tck序列)向目标可编程器件的jtag tap控制器[4]提供所需的激励,从而执行最初在xsvf文件内指定的编程和(可选的)测试操作。使目标可编程器件内的tap状态机进行状态转换,将指令和数据扫描到fpga内部边界扫描电路指令寄存器和数据寄存器中。完成一次目标可编程器件配置,实现用户此时所要求功能,在下一时段,可根据用户新的要求,调用重构控制器内部存储器中不同方案在系统重新配置目标可编程器件,这样就实现了硬件复用,减少成本。
2 边界扫描(jtag)原理[4]
2.1 jtag接口基本结构
jtag(joint test action group,联合测试行动小组)是一种国际标准测试协议(ieee 1149.1兼容),其工作原理是在器件内部定义一个测试访问端
文档评论(0)