CMOS电荷泵锁相环中的数字电路设计.docVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS电荷泵锁相环中的数字电路设计

CMOS电荷泵锁相环中的数字电路设计 西安电子科技大学 硕士学位论文 姓名:郭建楠 申请学位级别:硕士 专业:微电子学与固体电子学 指导教师:张鹤鸣 摘要 摘要 本课题设计的电荷泵锁相环为数模混合电路,作为频率合成器产生片内时钟。它由鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器组成。 本文设计了满足锁相环环路整体性能的鉴频鉴相器,要求鉴相精度高、速度快、功耗低。采用了修改的真单相对钟逻辑结构触发器,提高了电路工作速度。鉴频鉴相器要求鉴相精度高,在保证其良好的鉴相范围和捕获速度的前提下,增加复位延迟电路的延迟时间,消除鉴相“死区”。设计了可实现从4-15可变整数分频比输出的分频器。为达到低功耗设计,采用了多模块设计。为了提高工作速度,采用了改进的真单相时钟逻辑结构触发器,并详细讨论了动态电路的竞争问题和信号完整性问题,提出了修改意见,同时对设计高速电路提出了初步方案。除此之外设计了压控振荡器的启动电路,固定2分频器以及为了便于可编程分频器测试的电路。 对满足性能要求的数字电路进行了后端版图设计。首先对工艺进行了介绍;其次介绍了电路版图设计的布局、布线和考虑的因素;再次介绍了各模块的版图设计,确定封装形式,定义管脚;最后给出了后仿真的结果。 本课题的电荷泵锁相环电路设计参加上海集成电路设计中心提供的多项目晶圆项目,采用中芯国际0.18ttmCMOSIP6M1.8V混合信号工艺。所有电路设计采用全定制设计流程,采用PQFP封装,共有64个管脚,已经将版图数据向foundry提交,即将流片。关键词:电荷泵锁相环鉴频鉴相器可编程分频器设计仿真 Abstract Thecharge-pumpphase-lockedloop(PLL)presentedinthispaperisamixed-signalcircuit.Itfunctionsasafrequencysynthesizerforprovidingon-chipclocksignals.ThecircuitiscomposedofaPhase—FrequencyDetector(PFD),aCharge-Pump,aLoopFilter,aVoltage-ControlledOseillater(vco)andahigh-speedfrequencydivider(PrescaleO. Ahigh-speedPFDthatmeetstherequirementspecifiedbyoverallperformanceofthePLLisdesigned.ThePFDhasafinephase-detectionabilitywhileconsumingverylowpower.Itsoperationspeedisimpmvedbymakinguseoftruesinglephaseclock(TSPC)-basedflip-flop.Ahighphase-detectionresolutionisdesirableforaPFD.The‘dead-zone’ofphase-detectioniseliminatedbyelongatingdelayofthe“嬲circuitwhilemaintainingallacceptablephase-detectionrangeandcapturespeed.Aprescalerwithadividingratiorangingfrom4tO15isalsodesignedinthispaper.AnenhancedTSPCflip-flopstructureisemployedinthisprescalerdesigntOimproveitsspeed.The托Iceproblemindynamiccircuitaswellassignalintegrityisdiscussedindetail,andsomemodificationissuggested.Adesignguidelineforimplementingacircuitofhigherspeedisalsoproposedinthispaper.Inaddition,astart-upcircuitforVCO,adivide-by-2moduleandacircuitfortestingtheprogrammableprescaleraredesigned. AllabovecircIIitsa心laidout.AsimpleintroductiontOthemanufacturingprocessisper

文档评论(0)

sheppha + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5134022301000003

1亿VIP精品文档

相关文档