第6章主存储器探究.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 6 章主 存 储 器; 本章讲述: 6.1 半导体存储器的分类 6.2 读写存储器(RAM) 6.3 现代RAM 6.4 只读存储器(ROM); 存储器是信息存放的载体,是计算机系统的重要组成部分。有了存储器计算机才有记忆功能,才能把要计算和处理的数据以及程序存入计算机,使计算机能够脱离人的直接干预,自动地工作。 显然,存储器的容量越大,存放的信息就越多,计算机系统的功能也就越强。在计算机中,大量的操作是CPU与存储器交换信息。但是,存储器的工作速度相对于CPU总是要低1至2个数量级。因此,存储器的工作速度又是影响计算机系统数据处理速度的主要因素。 ; 计算机系统对存储器的要求是容量要大、存取速度要快,但容量大、速度快与成本低是矛盾的,容量大、速度快必然使成本增加。为了使容量、速度与成本适当折衷,现代计算机系统都是采用多级存储体系结构: ???存储器(内存储器)、辅助(外)存储器以及网络存储器,如图6-1所示。;; 越靠近CPU的存储器速度越快(存取时间短)而容量也越小。为了使主存储器的速度能与CPU的速度匹配,目前在CPU与主存储器之间还有一层称为高速缓冲存储器(Cache)。 Cache容量较小,目前一般为几百千字节(KB),其工作速度几乎与CPU相当。 主存储器(内存条)容量较大,目前一般为128MB或256MB,工作速度比Cache慢。但目前所用的SDRAM、DDR SDRAM和RDRAM性能已有了极大的提高。 外存储器容量大,目前一般为几十吉字节(GB),但工作速度慢。; 这种多级存储器体系结构,较好地解决了存储容量要大,速度要快而成本又比较合理的矛盾。 前两种存储器也称为内存储器,目前主要采用的是半导体存储器。随着大规模集成电路技术的发展,半导体存储器的集成度大大提高,体积急剧减小,成本迅速降低。 外部存储器,目前主要是磁介质存储器,其容量迅速提高,现在的主流是几十GB的硬盘;其速度提高很快,成本也急剧下降,使磁介质存储器成为微型计算机的主流外存储器。另外,移动硬盘、只读光盘、可擦除的光盘也迅速发展。 ;6.1 半导体存储器的分类;;6.1.1 RAM的种类; (1) 静态RAM的特点 ① 用由6管构成的触发器作为基本存储电路; ② 集成度高于双极型但低于动态RAM; ③ 不需要刷新,故可省去刷新电路; ④ 功耗比双极型的低,但比动态RAM高; ⑤ 易于用电池作为后备电源(RAM的一个重大问题是当电源去掉后,RAM中的信息就会丢失,为了解决这个问题,就要求当交流电源掉电时,能自动地转换到一个用电池供电的低压后备电源,以保持RAM中的信息)。 ⑥ 存取速度较动态RAM快。 ; (2) 动态RAM的特点 ① 基本存储电路用单管线路组成(靠电容存储电荷); ② 集成度高; ③ 比静态RAM的功耗更低; ④ 价格比静态便宜; ⑤ 因动态存储器靠电容来存储信息,由于总是存在有泄漏电流,故要求刷新(再生)。典型的是要求每隔1ms刷新一遍。;6.1.2 ROM的种类 ; 只读存储器电路比RAM电路简单,故集成度更高,成本更低。而且有一重大优点就是当电源去掉以后,它的信息是不丢失的。所以,在计算机中尽可能地把一些管理、监控程序(Monitor ),操作系统的基本输入输出程序(BIOS),汇编程序,以及各种典型的程序(如调试、诊断程序等)放在ROM中。 随着应用的发展,ROM也在不断发展,目前常用的还有电可擦除的可编程ROM以及新一代可擦除ROM(如闪烁存储器)等。 ;6.2 读写存储器(RAM) 6.2.1 基本存储电路 ;; 其中T1、T2为控制管,T3、T4为负载管。这个电路具有两个不同的稳定状态: 若T1截止则A=“1”(高电平),它使T2开启,于是B=“0”(低电平)而B=“0”又保证了T1截止。所以,这种状态是稳定的。同样,T1导电,T2截止的状态也是互相保证而稳定的。因此,可以用这两种不同状态分别表示“1”或“0”。; 当把触发器作为存储电路时,就要能控制是否被选中。这样,就形成了图6-3(b)所示的六管基本存储电路。 当X的译码输出线为高电平时,则T5、T6管导通,A、B端就与位线D0和D0#相连;当这个电路被选中时,相应的Y译码输出也是高电平,故T7、T8管(它们是一列公用的)也是导通的,于是D0和D0#(这是存储器内部的位线)就与输入输出电路I/O及I/O#(这是指存储器外部的数据线)相通。 ; 当写入时,写入信号自I/O和I/O#线输入,如要写“1”则I/O线为“1”,而I/O#线为“0”。它们通过T7、T8管以及T5、T6管分别与A端和B端相连,使A=“1”,B=“0”,就强迫T2管导通,T1

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档