网站大量收购独家精品文档,联系QQ:2885784924

FPGA实验报告讲述.docx

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA实验报告讲述

FPGA课程设计报告 专业班级: 13电信1班 学号: 130101011104 姓名: 汪远通 指导老师: 祝宏 实验日期:2015.11.27—2015.12.18 文华学院信息学部 多功能数字钟电路设计 设计题目 多功能数字钟电路的分层次设计7 设计要求技术指标 设计一个具有时、分、秒计时的电子钟电路,按24小时制计时。 设计分析 在设计一个比较复杂的数字电路或系统时,通常采用自上而下和自下而上的设计方法。在自上而下设计中,先定义顶层模块,然后再定义顶层模块中用到的子模块。而在自下而上设计中,底层的各个子模块首先被确定下来,然后将这些子模块组合起来构成顶层模块。将电路分为不同层次和多个模块分别进行设计,然后将这些模块组合起来实现电路逻辑功能,这种方法通常被称为分层次的电路设计。 工作原理:振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照24进制规律计数。计数器的输出送译码显示电路,即可显示出数码(时间)。计时出现误差时可以用校时电路进行校时和校分。仿电台报时和定时闹钟为扩展电路,只有在计时主题电路正常运行的情况下才能进行功能扩展。 虚线框内的部分用Verilog HDL进行描述,然后用FPGA/CPLD实现,译码显示电路用中规模IC实现,振荡器由集成电路定时器555与RC电路组成1kHz的多谐振荡器。 设计步骤 ①多功能数字钟主体电路逻辑设计: 采用自下而上的设计方法,首先定义数字钟下层的各个模块,再调用这些模块组合成顶层的数字钟电路。 1.模24计数器的Verilog HDL设计 小时计数器的计数规律为00-01-…-09-10-11-…-22-23-00…,即在设计时要求小时计数器的个位和十位均按8421BCD码计数。 //文件名:counter24.v(BCD计数:0~23) module counter24(CntH,CntL,nCR,EN,CP); input CP,nCR,EN; //分别为计时脉冲CP、清0信号、nCR和使能信号EN output [3:0] CntH,CntL; //计时计数器的十位和个位输出信号 reg [3:0] CntH,CntL; //输出为8421BCD码 always @(posedge CP or negedge nCR) begin if(~nCR) {CntH,CntL}=8h00; //异步清零 else if (~EN) {CntH,CntL}={CntH,CntL}; //对使能信号无效的处理 else if ((CntH2)||(CntL9)||((CntH==2)(CntL=3))) {CntH,CntL}=8h00; //对小时计数器出错的处理 else if ((CntH==2)(CntL3)) //进行20-23计数 begin CntH=CntH; CntL=CntL+1b1;end else if (CntL==9) //小时十位级的计数 begin CntH=CntH+1b1; CntL=4b0000;end else //小时个位的计数 begin CntH=CntH; CntL=CntL+1b1;end end endmodule 2.模60计数器的Verilog HDL设计 分和秒计数器的计数规律为00-01-…-09-10-11-…-58-59-00…,可见个位计数器从0~9计数,是一个十进制计数器;十位计数器则从0~5计数,是一个六进制计数器。设计时,可以先分别设计一个十进制计数器模块(counter8.v)和一个六进制计数器模块(counter6.v),然后将这两个模块组合起来,构成六十进制计数器。 //counter60.v (BCD:00~59) //六十进制计数器:调用十进制和六进制底层模块构成 module counter60(Cnt,nCR,EN,CP); input CP,nCR,EN; output [7:0] Cnt; //模六十计数器的输出信号 wire [7:0] Cnt; //输出为8421BCD码 wire ENP; //计数器十位的使能信号(中间变量) counter10 UC0 (Cnt[3:

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档