EIT高精度数字解调方法误差分析 .pdfVIP

  • 17
  • 0
  • 约 6页
  • 2017-05-06 发布于河南
  • 举报
EIT高精度数字解调方法误差分析

学兔兔 第31卷 第9期 仪 器 仪 表 学 报 VoL 31 No.9 2010年9月 Chinese Journa1 of Scientific Instrument Sep.2010 EIT高精度数字解调方法误差分析 赵德春 ,任超世 ,沙 洪 ,李章勇 ,魏进明 (1 中国医学科学院北京协和医学院生物医学工程研究所 天津 300192; 2 重庆邮电大学生物信息学院 重庆 400065) 摘 要:EIT测量中,阻抗信息解调方法的精度直接关系到信息提取和EIT成像的质量。数字解调方法与模拟解调方法相比具 有抗噪声能力强和设计灵活等优点。高精度数字解调方法是提取EIT复阻抗全信息的重要手段。本文深入研究了采样同步时 延和相位抖动对高精度数字解调方法的误差影响,并且采用FPGA验证了EIT解调时的相位误差,实验结果表明合理选择激励 频率和采样时钟能提高数字相位解调的精度,这与理论分析完全一致。 关键词:EIT成像;相位解调;相位抖动;同步采样 中图分类号:R318 文献标识码:A 国家标准学科分类代码:310.6110 Error analysis of the high-precision digital demodulator for EIT Zhao Dechun 一,Ren Chaoshi ,Sha Hong ,Li Zhangyong ,Wei Jinming (J Institute ofBiomedical Engineering,Chi~se Academy ofMedical SciencesPeking Union Medical College,Tianjin 3000192,China; 2 College of Bio—information,Chongqing University of Posts and Telecommunication,Chongqing 400065,China) Abstract:Demodulation precision directly affects information acquisition and image quality in EIT system.Com— pared with analog demodulation,digital demodulation has perfect anti—noise performance and flexibility.High—pre— cession digital demodulator is an important means to extract complex impedance information.This paper makes an in— tensive study about the effect of synchronization delay and phase jitter on demodulation error;and a demodulator has been designed using FPGA to validate the phase error.Experiment results show that selecting appropriate drive fre— quency and sample clock can improve the precision of digital demodulator. Key words:electrical impedance tomography;phase demodulation;phase jitter;synchronous sampling 测量向复阻抗研究方向发展 。如果要深入研究组织与 1 引

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档