《数字电子技术基础第二版》7.2数模和模数转换.pptVIP

《数字电子技术基础第二版》7.2数模和模数转换.ppt

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术基础第二版》7.2数模和模数转换

7.2 模数转换 上页 下页 后退 模拟电子 2. 双积分A/D转换器原理框图 电路组成:积分器、过零比较器、时钟控制门、n位二进制计数器和定时器。 Q=1时S1接-VREF。 第二次,对恒定基准电压?VREF进行定值积分,称为比较阶段。 Q=0时S1接+uI; 双积分A/D转换器在一次转换过程中要进行两次积分: 第一次,对输入电压+uI进行定时积分,又称为采样阶段 。 两次积分具有不同的斜率,故称为双斜积分(简称为双积分)A/D转换器。 2. 工作原理 (1) 首先控制信号提供清零脉冲CR,n位计数器和定时器清零。S2短时闭合,积分电容放电。 (2) Q=0时S1接+uI 积分器对输入电压uI积分,输出电压 由于此时uO0,比较器的输出uC=1,门G打开,计数器计数,在2n个脉冲后,采样结束。 在采样结束时刻t1,积分器的输出电压为 随着采样结束,定时器Q =1,使电子开关S1与B端接通,积分器转入下一阶段。 输出电压: (3) 积分器对基准电压-VREF进行反向积分,计数器从零开始重新计数。 双积分A/D转换的工作波形 当t=t2时uO=0,计数器停止计数,即 令?t=t2-t1,则 第二次积分结束时,计数器的数值 缺点:转换速度慢完成一次A/D转换一般需几十毫秒以上。 可见,若T1取20ms的整倍数,双积分A/D转换器具有极强的抗50Hz工频干扰的能力。 3. 转器的特点 优点:抗干扰能力强。 7.2.6 ∑-Δ转换器 20世纪90年代以来,在一片混合信号CMOS大规模集成电路上将抽样、量化、数字信号处理融为了一体,从而获得了低价格、高分辨率的∑-Δ型ADC。 ∑-Δ型ADC分辨率高达24位,主要应用于高精度数据采集特别是数字音响、多媒体等电子测量领域。 ∑-ΔADC采用增量编码方式。即根据后一个量值与前一个量值的差值的大小来进行量化编码,若是比前一个大,则输出1,反之,则输出0,最后通过把这些1或者0累加起来,也就成了数字输出,另一方面,把这个数字信号DAC反馈回去和下一个模拟信号进行比较。 ∑-Δ转换器又称为过采样转换器。 工作原理: 与积分型ADC相似,即将输入电压转换成时间(脉冲宽度)信号,再用数字滤波器处理后得到数字值。 ∑-Δ型ADC由模拟∑-Δ调制器和数字抽取滤波器组成。 ∑-Δ调制器主要完成信号抽样及增量编码,它给数字抽取滤波器提供增量编码即∑-Δ码。 数字抽取滤波器完成对∑-Δ码的抽取滤波,把增量编码转换成高分辨率的线性脉冲编码调制的数字信号。 ∑-ΔADC原理图 主要组成: 积分器、比较器、1位DA转换器和数字滤波器。 工作原理: 时钟脉冲CP通过D触发器控制积分器输入端模拟开关S1的切换。 若积分器输出uO 0,比较器输出CO为“0”。 时钟脉冲CP使D触发器输出Q为“0”,控制S1切向VREF。 积分器反向积分,输出uO下降。 uk = uI+VREF 0 积分器输入 当uO ≤ 0时,比较器输出为“1”,CP使D触发器输出Q为“1” ,开关S1接通- VREF , 如此循环,积分器以TCP为积分区间对uk 进行分段积分。 uO的变化周期决定了D触发器输出序列信号的周期。 若在一个序列周期中,D触发器输出高电平“1”的CP周期数为n,低电平“0”的周期数为m。 积分器正向积分,uO上升。 uk = uI-VREF 0 积分器对uk 反向积分的总时间为m个时钟周期mTCP,对uk正向积分的总时间为nTCP。 则序列周期 设uI在转换过程中不变,积分器在一个序列周期的输出为 T =(m+n)TCP 由于uO也以序列信号的周期T变化,所以等于初始值uO(t0) ,故 由此可得: 连续不断地对输入模拟信号uI和基准参考电压VREF的和或差进行积分,将输入模拟量转换成波特率等于时钟频率的周期性串行数字信号序列。该序列周期信号中的高电平“1”和低电平“0”的位数之差与序列周期之比也等于输入模拟信号uI和基准参考电压VREF之比。 对D触发器输出的串行信号序列进行数字滤波,运算后即得与输入模拟信号成正比的数字量。 用数字抽取滤波器测量出串行输出信号序列的n和m,计算出2n(n-m)/ (n+m),即可得到ADC的输出Dn。 1)转换方式类似于双积分转换。 2) ∑-ΔADC的串行输出信号序列是连续产生的,而双积分ADC有采样阶段和比较阶段之分。 ∑-ΔADC的主要特点: 3)具有较高的抗周期性干扰能力。 4)分辨率和转换速度都远高于双积分ADC。 5)采用了极低位的量化器,从而避免了制造高位转换器和高精度电阻网络的困难。 6)抽样与量化编码同时完成,无采样保持电路。 8

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档