基于CORDIC算法数字下变频的FPGA实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于CORDIC算法数字下变频的FPGA实现

学兔兔 总第50卷 第565期 电测与仪表 V01.50 No.565 2013年 第1期 Electrical Measurement& Instrumentation Jan.2013 基于CORDIC算法数字下变频的FPGA实现 任全会,于彦峰 (郑州铁路职业技术学院,郑州450052) 摘要:介绍了基于CORDIC算法数字下变频的FPGA实现,此种方法能同时完成NCO的功能和混频器功能。 可以解决基于查找表的DDS实现数字下变频占用FPGA中的乘法器和大量的ROM资源以及输出频谱杂散较 大的问题。介绍了CORDIC算法的基本原理,论述了基于CORDIC算法数字下变频结构原理和FPGA实现的 具体方法。还在Quartus II和Modelsim平台上综合并对滤波器和系统进行功能和时序的仿真。测试结果证 明,该方案正确,且有效节省FPGA硬件资源。 关键词:CORDIC;FPGA;数字下变频 中图分类号:TM933 文献标识码:B 文章编号:1001—1390(2013)O1—0117—04 The FPGA Implementation of Digital Down Conversion Based on the CORDIC Algorithm REN Quan-hui.YU Yan—feng (Zhengzhou Railway Vocational and Technical College,Zhengzhou 450052,China) Abstract:The FPGA implementation of digital down convert based on the CORDIC algorithm is introduced.The meth— od can also complete the NCO function and mixer function.The shortcoming such as occupying FPGA multiplier and a lot of resources of ROM,outputting spectrum spurious larger,can be overcoming.The article describes the princi— ples of the CORDIC algorithm,and discusses the digital down·conversion architecture principle based on the CORDIC algorithm and the specific methods of the FPGA implementation.The method simulates filter and system for function and timing in the Quartus II and Modelsim platform.The test shows that the program correctly,and effectively save the FPGA hardware resources. Key words:CORDIC,FPGA,digital down conversion 0 引 言 数字下变频就是通过粗模拟滤波和过采样把数 据在数字域内采样速率减小到最小,这样就可以减 少冗余数据,从而把信号处理系统数字化和软件化。 传统的数字下变频系统中的DDS是利用查表的方式 来实现的,结构如图1所示。这样不但要求FPGA内 部资源很大,而且在实现混频器时还占用大量的乘 法器资源 ]。对FPGA要求很高,成本也就增加了。 此种方法还有NCO(数控振荡器

文档评论(0)

2752433145 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档