电子电路设计训练(北航)2014 Verilog 05 复杂数字电路设计.pptVIP

电子电路设计训练(北航)2014 Verilog 05 复杂数字电路设计.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
提纲 5.1 计数器设计 5.2 寄存器与数据流动 5.3 流水线设计 5.4 阻塞与非阻塞 5.4 阻塞与非阻塞 八大原则 时序电路建模时,用非阻塞赋值; 锁存器电路建模时,用非阻塞赋值; 用 always块 建立组合逻辑模型时,用阻塞赋值; 在同一个always块中建立时序和组合逻辑电路时, 用非阻塞赋值; 在同一个always块中建议不要既用非阻塞赋值又用阻塞赋值; 不要在一个以上的always块中为同一个变量赋值; 用$strobe系统任务来显示用非阻塞赋值的变量值; 在赋值时不要用#0延迟。 附录1:超前进位加法器的逻辑函数 快速进位集成位加法器 附录2 关于教材p156页的理解 module nbex1(q,a,b,clk, rst_n); output q; input clk,rst_n; input a,b; reg q; always @ (posedge clk or negedge rst_n) if (!rst_n) q=1’b0; //时序逻辑 else q = a^b; //组合逻辑 endmodule module nbex1(q,a,b,clk, rst_n); output q; input clk,rst_n; input a,b; reg q; always @ ( posedge clk) q = a^b; //组合逻辑 always @ ( negedge rst_n) if (!rst_n) q=1’b0; //时序逻辑 endmodule * * * * * * * * * * * 闪电符号,可行不推荐 * * * * * * ^组合逻辑 * * * * 锁存器电路建模时,用非阻塞赋值;(逻辑上是安全的) * * * P——部分和 S——和 Ci AB都是1,或者AB中有一个是1,而进位值为1。 右边的电路图的实现,虽然在设计上用了中间项,作了递推的列式,实际上还是用 CO=!(!A!B+!A!CI+!B!CI)这样理解比较简单。 * 5.4 阻塞与非阻塞 移位寄存器 module pipeb3(q3,d,clk); output[7:0] q3; input[7:0] d; input clk; reg [7:0] q3,q2,q1; always@ (posedge clk) q1=d; always@ (posedge clk) q2=q1; always@ (posedge clk) q3=q2; endmodule 再换一种方法? module pipeb4(q3,d,clk); output[7:0] q3; input[7:0] d; input clk; reg [7:0] q3,q2,q1; always@ (posedge clk) q3=q2; always@ (posedge clk) q2=q1; always@ (posedge clk) q1=d; endmodule 观察那种方法能实现图示电路? 再换一种方法? * 5.4 阻塞与非阻塞 移位寄存器 module pipen1(q3,d,clk); output[7:0] q3; input[7:0] d; input clk; reg [7:0] q3,q2,q1; always@ (posedge clk) begin q1=d; q2=q1; q3=q2; end endmodule 再换一种方法? module pipen2(q3,d,clk); output[7:0] q3; input[7:0] d; input clk; reg [7:0] q3,q2,q1; always@ (posedge clk) begin q3=q2; q2=q1; q1=d; end endmodule 观察那种方法能实现图示电路? 再换一种方法? * 5.4 阻塞与非阻塞 移位寄存器 module pipen3(q3,d,clk); output[7:0]

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档