(郭)第二章逻辑门电路(13)-1.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路与逻辑设计 第二章(1) 北京邮电大学 郭琳 2013. 1 第二章 逻辑门电路 逻辑变量的1、0 取值是通过数字集成电路的输入、输出信号 ( 电压或电流) 的高、低电平来表示的。  逻辑门电路是数字集成电路的基本单元。  晶体管的开关特性。 TTL 与非门、或非门 本  ECL 基本门电路 三态门 章 MOS OC 门 的 内 ( 制造材料、 输出高、低电平( VOH 、VOL) 容: 工艺、标准 ) 输入高、低电平( VON 、VOFF) 噪声容限 门电路的外特性 驱动能力、延时特性 相互连接 2 数字集成电路的分类: 小规模集成电路(SSI): 20个等效门 按集成度 中规模集成电路(MSI):20~100个等效门 规模划分 大规模集成电路(LSI):100~1000个等效门 超大规模集成电路(VLSI):1000个等效门 数字 按器件的设 通用型 集成 计方式划分 逻辑 电路 可编程型(半定制型) 门电路 的 全定制型 分类 按制造工艺 TTL集成电路 划分 ECL集成电路 MOS集成电路 逻辑门电路 3 (与门、或门、非门、与非门、或非门)是构成数字集成电路的基本单元。 2.2 晶体管的开关特性 逻辑变量的1、0 取值是通过数字集成电路的输入、输出信号 ( 电压或电流) 的高、低电平来表示的。 为有效处理输入、输出的高、低电平信号,数字集成电路中 的器件(二极管,三极管)工作在开关状态。 i C 饱和区 I BJT管的饱和状态、截止状态; Bm MOS管的可变电阻区状态、截止状态

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档