- 33
- 0
- 约小于1千字
- 约 3页
- 2017-06-10 发布于北京
- 举报
实验二 组合逻辑电路实验分析
一、实验目的
掌握组合逻辑电路的分析方法与测试方法。
了解组合电路的冒险现象及其消除方法。
二、实验设备与器材
数字电路实验箱
双踪示波器
万用表
CD4011×2
CD4030 CD4071各一个
三、实验内容
组合逻辑电路的分析是根据所给的逻辑电路,按逻辑门的连接方式,逐一写出相应的逻辑表达式,列出真值表,并画出卡诺图,判断能否简化。
1、分析测试半加器的逻辑表达式
(1)写出测试半加器的逻辑表达式
图1 与非门组合成的半加器电路
(2)根据表达式列出真值表,并画出卡诺图判断能否简化
表1
A B Z Z Z S C 0 0 0 1 1 0 1 1
(3)根据图1,在实验箱选定两个14P插座,插好两片CD4011并接好联机,A、B两输入接至逻辑开关的输出插口。S、C分别接至逻辑电平显示输入插口。按下表2的要求进行逻辑状态的测试并将结果填入表中,同时与上面真值表进行比较,两者是否一致。
表2
A B S C 0 0 0 1 1 0 1 1
2、分析、测试用异或门和非门组成的半加器逻辑电路
异或门CD4030和与非门CD4011组成的半加器逻辑电路如图2所示,根据半加器的逻辑表达式可知,半加器的和S是A、B的异或,而进位C是A、B的相与,故半加器可用一个集成异或门和二个与非门组成。测试方法同上述3项,将测试结果填入自拟表格中,并验证逻辑功能。
图2 异或门组成的半加器逻辑电路
3、观察冒险现象
按图3接线,当B=1,C=1时,A输入矩形波(f=20KHZ以上),用示波器观察Z输出波形。然后,用添加校正项的方法消除险象。
图3 逻辑电路图
四、实验报告
五、按要求准备好组合逻辑电路的设计与测试
按组合逻辑电路设计的步骤要求,选择实验内容中的其中一个进行设计
(1)根据设计任务的要求,画出真值表;
(2)用卡诺图或代数化简法求出最简的逻辑表达式;
(3)根据逻辑表达式,画出逻辑图,用标准器件构成电路;
(4)用实验来验证设计的正确性。
您可能关注的文档
最近下载
- 大疆无人机在电力巡检中的应用案例.pptx VIP
- 2026年春西师大版(2024)小学数学一年级下册教学计划含进度表.docx VIP
- 工程材料与成型技术基础教案.pdf VIP
- CECS220-2007 混凝土结构耐久性评定标准--.pdf VIP
- 国际英语教师资格证 少儿证书作业 (含答案)TESOL for Children Assignment.docx
- 道路运输企业安全管理培训(共162张课件).pptx VIP
- 超声引导下动静脉内瘘穿刺技术培训PPT课件.pptx VIP
- (完整版)施工现场机械设备维修保养记录表.doc VIP
- 误差理论与数据处理(费业泰)最全课后答案.doc VIP
- 解读说明-生活饮用水标准检验方法 第11部分:消毒剂指标 GBT 5750.11-2023 .pdf VIP
原创力文档

文档评论(0)