高速PCB设计中终端匹配电阻放置.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速PCB设计中终端匹配电阻的放置 胡为东1 (西安电子科技大学电子工程学院西安 710071 ) 摘 要: 本文简要的总结了在高速数字设计中串联终端匹配和并联终端匹配的优缺点,并对 这两种匹配方式的终端匹配电阻处于不同位置时的匹配效果做了相应的仿真和深入的分析,得出 了串联终端匹配电阻对位置的要求没有终端匹配电阻严格这一结论,给出了一些关于终端匹配电 阻摆放位置的建议。为在 PCB 设计中如何放置终端匹配电阻提供了理论和实践上的指导。 关键词: 并联终端匹配 串联终端匹配 放置 Termination Placement in High-Speed PCB Design HU Wei-dong (Electronic Engineering of Xidian University . Xi’an 710071) Abstract: This paper gives the advantages and disadvantages of the parallel and series termination in high- speed digital design. Proper simulation and deep analysis are done as terminations are located in different points. A conclusion is got that series terminated circuits are much less affected by placement compromises than parallel terminated circuits , and some suggestions are made on where termination should be located. A theoretic and practical direction is given on how to place the termination in high-speed PCB design. key words: Parallel Termination Series Termination Placement 1 胡为东,男,1979 年 11 月出生,西安电子科技大学硕士研究生。主要研究方向:高速板卡和高速 PCB 设计及仿真、信号完整性及电源完整性分析。 45 -1 1 引言 随着半导体工艺的快速发展,信号上升时间愈来愈短,导致信号完整性问题日益突出; 另外,器件小型化趋势也日益明显,电路板的面积也越来越小,因此对 PCB 板的布局要求 也日益严格。这就要求高速 PCB 设计工程师严格的去考虑各种器件的放置问题,包括滤波 电容、匹配电阻等,在提高系统的信号完整性的同时节省印制板面积。本文利用 Mentor 公 司的 Hyperlynx 仿真软件对简单并联终端匹配和串联终端匹配方式进行了仿真和分析,研 究不同位置的匹配电阻对信号质量的影响。 2 并联终端匹配和串联终端匹配的优缺点 在高速数字设计中,电阻常被用来对传输线进行阻抗匹配,以消除传输线上的反射。 最典型简单的匹配方式有两种:简单并联终端匹配和串联终端匹配。简单并联终端匹配电 阻与具有极高输入阻抗的接收端并联,并且接地或者电源,以消除接收端的反射,优缺点 是能够比较精确的选择匹配电阻的阻值但是将消耗直流功率功耗。串联源端匹配电阻与小 输出阻抗的驱动器串联,以吸收接收端反射回来的信号,此方式的优缺点是不消耗功率但 是由于许多驱动器都是非线性的,如 TTL 器件,其输出阻抗随着器件逻辑状态的变化而变 化,从而导致匹配电阻的阻值难以确定。故在要求低功耗的数字设计中,串联终端匹配方 式更常用;并联终端匹配方式更多的使用在模拟电路设计中,以牺牲功耗来满足其高精度 的要求。本文将总结出串联终端匹配方式的另一优点即其匹

文档评论(0)

xuefei111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档